一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示装置及该显示装置的驱动方法与流程

2022-03-19 21:31:37 来源:中国专利 TAG:
1.本发明涉及一种显示装置及该显示装置的驱动方法。
背景技术
::2.随着信息化技术的发展,作为用户和信息之间的连接介质的显示装置的重要性正在凸显。响应于此,诸如液晶显示装置(liquidcrystaldisplaydevice)、有机发光显示装置(organiclightemittingdisplaydevice)等的显示装置的使用正在增加。3.在显示装置的渲染速度(renderingspeed)与显示频率不匹配的情况下,可能发生撕裂(tearing)、卡顿(stuttering)等问题。为了解决这些问题,经常提出将诸如g-sync、free-sync等技术应用于显示装置。4.然而,在将g-sync、free-sync等技术应用于显示装置的情况下,显示频率的变化变得频繁,从而可能发生闪烁(flicker)。技术实现要素:5.所要解决的技术课题在于提供一种在将渲染速度与显示频率进行匹配的过程中能够防止诸如撕裂、卡顿、闪烁等的问题的显示装置及其驱动方法。6.根据本发明的一实施例的一种显示装置包括:处理器,在帧时间段的有效时间段(activeperiods)供应灰度数据,在所述帧时间段的空白时间段停止所述灰度数据的供应;时序控制部,在第一帧时间段的第一空白时间段(firstblankperiod)与第二帧时间段的第二空白时间段的差大于阈值的情况下,生成变更信号;电源提供部,向第一电源线供应具有基于所述变更信号而变更的电压电平的第一电源电压;及像素,共同连接于所述第一电源线。7.所述第一帧时间段可以是所述第二帧时间段的先前帧时间段。8.所述像素的阴极可以共同地连接于所述第一电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,所述电源提供部可以供应具有增加的电压电平的所述第一电源电压。9.在所述第二空白时间段比所述第一空白时间段短的情况下,所述电源提供部可以供应具有减小的电压电平的所述第一电源电压。10.所述像素的阳极可以共同地连接于所述第一电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,所述电源提供部可以供应具有减小的电压电平的所述第一电源电压。11.在所述第二空白时间段比所述第一空白时间段短的情况下,所述电源提供部可以供应具有增加的电压电平的所述第一电源电压。12.所述电源提供部可以向第二电源线供应第二电源电压,所述像素的阴极可以共同地连接于所述第一电源线,所述像素的阳极可以共同地连接于所述第二电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,所述电源提供部可以以所述第一电源电压与所述第二电源电压的差减小的方式供应所述第一电源电压及所述第二电源电压。13.在所述第二空白时间段比所述第一空白时间段短的情况下,所述电源提供部可以以所述第一电源电压与所述第二电源电压的差增加的方式供应所述第一电源电压及所述第二电源电压。14.所述时序控制部可以包括:空白时间段计算部,利用时钟信号来对所述第二空白时间段进行计数而计算空白计数值;存储器,提供针对所述第一空白时间段的先前计数值;及空白时间段比较部,在所述空白计数值与所述先前计数值的差比所述阈值大的情况下,生成所述变更信号。15.所述处理器可以提供在供应所述灰度数据期间为使能电平并且在所述空白时间段期间为禁用电平的数据使能信号(dataenablesignal),所述空白时间段计算部可以在所述数据使能信号为所述禁用电平的期间对所述第二空白时间段进行计数。16.所述存储器可以将所述先前计数值更新为所述空白计数值。17.根据本发明的一实施例的一种显示装置的驱动方法可以包括如下步骤:在第一帧时间段的第一空白时间段停止灰度数据的供应;计算所述第一空白时间段;在所述第一帧时间段之后的第二帧时间段的第二空白时间段停止所述灰度数据的供应;计算所述第二空白时间段;在所述第一空白时间段与所述第二空白时间段的差比阈值大的情况下,生成变更信号;向第一电源线供应具有基于所述变更信号而变更的电压电平的第一电源电压;及共同连接于所述第一电源线的像素接收所述第一电源电压。18.所述像素的阴极可以共同地连接于所述第一电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,可以供应具有增加的电压电平的所述第一电源电压。19.在所述第二空白时间段比所述第一空白时间段短的情况下,可以供应具有减小的电压电平的所述第一电源电压。20.所述像素的阳极可以共同地连接于所述第一电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,可以供应具有减小的电压电平的所述第一电源电压。21.在所述第二空白时间段比所述第一空白时间段短的情况下,可以供应具有增加的电压电平的所述第一电源电压。22.所述驱动方法还可以包括如下步骤:向第二电源线供应第二电源电压;及共同连接于所述第二电源线的所述像素接收所述第二电源电压,其中,所述像素的阴极可以共同地连接于所述第一电源线,所述像素的阳极可以共同地连接于所述第二电源线,在所述第二空白时间段比所述第一空白时间段长的情况下,可以以所述第一电源电压与所述第二电源电压的差减小的方式供应所述第一电源电压及所述第二电源电压。23.在所述第二空白时间段比所述第一空白时间段短的情况下,可以以所述第一电源电压与所述第二电源电压的差增加的方式供应所述第一电源电压及所述第二电源电压。24.所述驱动方法还可以包括如下步骤:利用时钟信号来对所述第一空白时间段进行计数而计算先前计数值;利用所述时钟信号来对所述第二空白时间段进行计数而计算空白计数值,其中,生成所述变更信号的步骤可以包括:在所述空白计数值与所述先前计数值的差比所述阈值大的情况下,生成所述变更信号。25.所述驱动方法还可以包括如下步骤:提供在供应所述灰度数据的期间为使能电平并且在所述第一空白时间段及所述第二空白时间段期间为禁用电平的数据使能信号,其中,可以在所述数据使能信号为所述禁用电平的期间对所述第一空白时间段及所述第二空白时间段进行计数。26.根据本发明的显示装置及其驱动方法可以在匹配渲染速度与显示频率的过程中防止诸如撕裂、卡顿、闪烁等的问题。附图说明27.图1是用于说明根据本发明的一实施例的显示装置的图。28.图2是用于说明根据本发明的一实施例的像素的图。29.图3是用于说明根据本发明的一实施例的像素的驱动方法的图。30.图4是用于说明根据本发明的一实施例的显示装置的驱动方法的图。31.图5是用于说明根据本发明的另一实施例的显示装置的驱动方法的图。32.图6是用于说明根据本发明的一实施例的渲染速度与显示频率的匹配方法的图。33.图7是用于说明当显示频率比较小时像素的亮度变化的图。34.图8是用于说明当显示频率比较大时像素的亮度变化的图。35.图9是用于说明在基于显示频率的大小来变换电源电压的情况下所识别到的显示装置的亮度的图。36.图10是用于说明根据本发明的一实施例的时序控制部的图。37.图11是用于说明根据本发明的一实施例的时序控制部的算法的图。38.图12是用于说明在基于显示频率的变化率及大小来变换电源电压的情况下所识别到的显示装置的亮度的图。具体实施方式39.以下,参考附图对本发明的多个实施例进行详细说明,以使在本发明所属
技术领域
:中具有基本知识的人可以容易地实施。本发明可以实现为多种不同的形态,且不限于在此说明的实施例。40.为了明确说明本发明,省略了与说明无关的部分,并且贯穿整个说明书,对相同或者相似的构成要素赋予了相同的附图标记。因此,上文所述的附图标记也可以用于不同的附图。41.并且,为了便于说明,任意地示出了附图中示出的各个构成的大小以及厚度,因此本发明并不局限于图示的内容。附图中为了明确表达多个层以及区域,放大示出了厚度。42.并且,在说明中表述为“相同”是“实质上相同”的含义。即,与具有普通知识的人能够接纳的相同的程度的相同。此外的表述也可以是省略“实质上”的表现。43.图1是用于说明根据本发明的一实施例的显示装置的图。44.参照图1,根据本发明的一实施例的显示装置dd可以包括处理器10、时序控制部11、数据驱动部12、扫描驱动部13、像素部14、感测部15及电源提供部16。45.处理器10可以供应数据使能信号(dataenablesignal)de及灰度数据rgb。根据实施例,处理器10还可以供应垂直同步信号(verticalsynchronizationsignal)vsync及水平同步信号(horizontalsynchronizationsignal)hsync。处理器10可以利用图形处理单元(gpu:graphicsprocessingunit)、中央处理单元(cpu:centralprocessingunit)、应用处理器(ap:applicationprocessor)等构成。处理器10可以指一个集成芯片(ic:integratedchip),或者也可以指由多个ic构成的组。46.处理器10可以执行渲染(rendering)来生成针对每个图像的灰度数据rgb。47.处理器10可以在帧时间段(frameperiods)的有效时间段((activeperiods)供应灰度数据rgb,并且可以在帧时间段的空白时间段(blankperiods)停止灰度数据rgb的供应。此时,处理器10可以利用数据使能信号de来通知是否供应灰度数据rgb。例如,数据使能信号de在供应灰度数据rgb期间可以是使能电平(enablelevel),并且在空白时间段期间可以是禁用电平(disablelevel)。例如,数据使能信号de可以在每个有效时间段按水平时间段(horizontalperiod)单位包括使能电平的脉冲。灰度数据rgb可以与数据使能信号de的使能电平的脉冲对应而按水平线(horizontalline)单位来供应。水平线可以表示连接于同一条扫描线的像素(例如,像素行)。48.垂直同步信号vsync中的每一个的周期可以与每一个帧时间段对应。例如,垂直同步信号vsync在逻辑高电平时可以指示相应帧时间段的有效时间段,并且在逻辑低电平时可以指示相应帧时间段的空白时间段。水平同步信号hsync的每一个的周期可以与每一个水平时间段对应。49.时序控制部11可以从处理器10接收数据使能信号de及灰度数据rgb。根据实施例,时序控制部11还可以从处理器10接收垂直同步信号vsync及水平同步信号hsync。50.时序控制部11可以对应于数据驱动部12、扫描驱动部13、电源提供部16、感测部15等的规格(specification)来供应控制信号。并且,时序控制部11可以将加工或未加工的灰度数据rgb提供至数据驱动部12。51.根据一实施例,在第一帧时间段的第一空白时间段与第二帧时间段的第二空白时间段之间的差大于阈值的情况下,时序控制部11可以生成变更信号。此时,第一帧时间段可以是第二帧时间段的先前帧时间段。52.数据驱动部12可以利用灰度数据rgb及控制信号来生成将要提供至数据线d1、d2、d3…dm的数据电压。例如,数据驱动部12可以利用时钟信号来对灰度数据rgb进行采样,并且可以以像素行单位将与灰度数据rgb对应的数据电压施加到数据线d1~dm。m可以是大于0的整数。53.扫描驱动部13可以从时序控制部11接收时钟信号、扫描开始信号等来生成将要向第一扫描线s11、s12…s1n提供的第一扫描信号及将要向第二扫描线s21、s22…s2n提供的第二扫描信号。n可以是大于0的整数。54.扫描驱动部13可以向第一扫描线s11、s12…s1n依次供应具有导通电平的脉冲的第一扫描信号。另外,扫描驱动部13可以向第二扫描线s21、s22…s2n依次供应具有导通电平的脉冲的第二扫描信号。55.例如,扫描驱动部13还可以包括连接于第一扫描线s11、s12…s1n的第一扫描驱动部及连接于第二扫描线s21、s22…s2n的第二扫描驱动部。第一扫描驱动部及第二扫描驱动部中的每一个可以包括以移位寄存器(shiftregister)形态构成的扫描级。第一扫描驱动部及第二扫描驱动部中的每一个可以以根据时钟信号的控制将导通电平的脉冲形态的扫描开始信号依次传递至下一个扫描级的方式生成扫描信号。56.根据实施例,第一扫描信号与第二扫描信号可以相同。在这样的情况下,连接于各emittingdiode)等构成。并且,发光二极管ld还可以利用串联、并联或串并联连接的多个发光二极管构成。70.在显示时间段中,电源线elvdd的电源电压可以大于电源线elvss的电源电压。然而,在防止发光二极管ld的发光等的特殊情况下,还可以可以设定为电源线elvss的电源电压大于电源线elvdd的电源电压。71.参照图3,图示了在与扫描线s1i、s2i对应的水平时间段期间施加到连接于像素pxij的扫描线s1i、s2i、数据线dj及感测线ik的信号的示例性的波形。k可以是大于0的整数。一个帧时间段可以包括与像素行对应的多个水平时间段。72.感测线ik可以被施加初始化电压vint。73.数据线dj可以以水平时间段单位被依次施加数据电压ds(i-1)j、dsij、ds(i 1)j。在相应的水平时间段,导通电平(逻辑高电平)的第一扫描信号可以施加于第一扫描线s1i。并且,与第一扫描线s1i同步化,第二扫描线s2i也可以被施加导通电平的第二扫描信号。74.例如,若第一扫描线s1i及第二扫描线s2i被施加导通电平的扫描信号,则第二晶体管t2及第三晶体管t3可以处于导通状态。因此,在像素pxij的存储电容器cst将输入与数据电压dsij与初始化电压vint的差相应的电压。75.此时,施加于第二节点n2的初始化电压vint与电源线elvss的电源电压之间的差可以小于发光二极管ld的阈值电压。因此,在该时间点,发光二极管ld可以是非发光状态(non-emissionstate)。76.此后,若第一扫描线s1i及第二扫描线s2i被施加截止电平(逻辑低电平)的扫描信号,则第二晶体管t2及第三晶体管t3可以处于截止状态。因此,与数据线dj的电压变化无关,第一晶体管t1的栅极电极与源极电极之间的电压差可以借由存储电容器cst而保持。77.据此,可以形成连接电源线elvdd、第一晶体管t1、发光二极管ld及电源线elvss的驱动路径。发光二极管ld的发光亮度可以根据在驱动路径流动的驱动电流来确定。78.驱动电流可以以如下数学式1来表示。79.[数学式1][0080]ids=(1/2)*(w/l0*u*cox*((vdata-vanode-vth)^2)*(1 1md*(velvdd-vanode))[0081]在此,ids可以是在第一晶体管t1的漏极电极和源极电极之间流动的驱动电流,w可以是第一晶体管t1的沟道宽度,l可以是第一晶体管t1的沟道长度,u可以是第一晶体管t1的迁移率(mobility),cox可以是利用第一晶体管t1的沟道、绝缘层及栅极电极形成的电容量,vdata可以是数据电压dsij,vanode可以是发光二极管ld的阳极电压,vth可以是第一晶体管t1的阈值电压,lmd可以是常数,并且velvdd可以是电源线elvdd的电源电压。[0082]此外,vanode可以以如下数学式2来表示。[0083][数学式2][0084]vanode=velvss vel[0085]在此,velvss可以是电源线elvss的电源电压,vel可以是发光二极管ld的两端电压差。[0086]参照图1至图3说明的像素pxij的结构及驱动方法相应于一个实施例。后述的实施例也可以应用于根据现有技术的任何像素的结构及驱动方法。例如,在不具备感测部15及第二扫描线s21、s22…s2n的情况下,可以排除像素pxij的第三晶体管t3来应用后述的实施例。[0087]图4是用于说明根据本发明的一实施例的显示装置的驱动方法的图。[0088]参照图4,示例性地图示了连续的第一帧时间段fp1及第二帧时间段fp2。第一帧时间段fp1可以包括第一有效时间段app1和第一空白时间段blk1。第二帧时间段fp2可以包括第二有效时间段app2和第二空白时间段。以下,以第一帧时间段fp1为基准进行说明,然而,这样的说明也可以相同地应用于其他帧时间段。[0089]在第一有效时间段app1可以以水平时间段单位供应使能电平(例如,逻辑高电平)的数据使能信号de。此时,可以与使能电平的数据使能信号de同步地供应水平线单位的灰度数据rgb1、rgb2、rgb3…rgbn。[0090]数据驱动部12可以从时序控制部11接收加工或未加工的灰度数据rgb1、rgb2、rgb3…rgbn。根据一实施例,数据驱动部12可以以串行(serial)方式接收水平线单位的灰度数据rgb1并且在接收结束的情况下以并行(parallel)方式锁存(latch)来生成数据电压。这样的数据电压中的第j个数据电压ds1j可以施加于第j条数据线dj。相似地,灰度数据rgb2中的一部分可以在下一水平时间段作为数据电压ds2j而输出,并且灰度数据rgbn中的一部分可以在下一水平时间段作为数据电压dsnj而输出。[0091]随着扫描线s11、s21、s12、s22…s1n、s2n被依次施加导通电平(例如,逻辑高电平)的扫描信号,施加于数据线的数据电压可以输入至对应的像素。例如,若导通电平的扫描信号施加于扫描线s11、s21,则数据电压ds1j、...可以被输入至第一条水平线(或者像素行)的像素。随后,若导通电平的扫描信号施加于扫描线s12、s22,则数据电压ds2j、...可以被输入至第二条水平线的像素。反复此操作,若导通电平的扫描信号施加于扫描线s1n、s2n,则数据电压dsnj、...可以被输入至最后一条水平线的像素。[0092]在第一空白时间段blk1,可以供应禁用电平(例如,逻辑低电平)的数据使能信号de。此时,可以停止供应灰度数据。[0093]图5是用于说明根据本发明的另一实施例的显示装置的驱动方法的图。[0094]参照图5,处理器10可以向时序控制部11供应垂直同步信号vsync及水平同步信号hsync。[0095]例如,第一帧时间段fp1可以包括第一前肩时间段fpp1、第一有效时间段app1、第一后肩时间段bpp1及第一空白时间段blk1。例如,第二帧时间段fp2可以包括第二前肩时间段fpp2、第二有效时间段app2、第二后肩时间段及第二空白时间段。[0096]例如,第一前肩时间段fpp1是垂直同步信号vsync为逻辑高电平并且数据使能信号de为逻辑低电平的时间段,并且可以是在灰度数据rgb1、rgb2、rgb3…rgbn的供应开始之前的时间段。[0097]例如,第一有效时间段app1是垂直同步信号vsync为逻辑高电平并且数据使能信号de包括使能电平的脉冲的时间段,并且可以是供应灰度数据rgb1、rgb2、rgb3…rgbn的时间段。[0098]例如,第一后肩时间段bpp1是垂直同步信号vsync为逻辑高电平并且数据使能信号de为逻辑低电平的时间段,并且可以是灰度数据rgb1、rgb2、rgb3…rgbn的供应结束之后的时间段。[0099]例如,第一空白时间段blk1可以是垂直同步信号vsync为逻辑低电平并且数据使能信号de为逻辑低电平的时间段。[0100]由于针对数据使能信号de、灰度数据rgb、数据电压ds1j、ds2j…dsnj以及扫描信号的说明与图4的说明相同,因此将省略重复的描述。[0101]图6是用于说明根据本发明的一实施例的渲染速度与显示频率的匹配方法的图。[0102]参照图6的上端,图示了当渲染速度与显示频率不匹配时用于将渲染速度与显示频率进行匹配的比较例。在比较例中,空白时间段blk1'、blk2'、blk3'、blk4'的长度相同。因此,在比较例中,帧时间段fp1'、fp2'、fp3'、fp4'、fp5'的长度相同。为了说明,假设渲染时间段render_a'、render_c'、render_d'比帧时间段短,并且假设渲染时间段render_b'比帧时间段长的情形。[0103]例如,处理器10可以在渲染时间段render_a'期间对a'图像执行渲染。在渲染时间段render_a'结束之后的时间点t1a',针对a'图像的灰度数据rgb_a'可以被提供至时序控制部11。对应于这样的灰度数据rgb_a',可以进行第一帧时间段fp1'的第一有效时间段app1'及第一空白时间段blk1'(参照图4或图5的驱动方法)。即,第一帧可以显示a'图像。[0104]在时间点t1a'之后,处理器10可以在渲染时间段render_b'期间对b'图像执行渲染。例如,渲染时间段render_b'可在第二帧时间段fp2'开始的时间点t2a'之后结束。若在第二有效时间段app2'中提供灰度数据rgb_b',则第二帧同时显示a'图像及b'图像,从而可能发生撕裂问题(tearingissue)。因此,处理器10在第二帧时间段fp2'期间不提供灰度数据rgb_b',从而第二帧显示a'图像。据此,发生第一帧及第二帧显示相同的a'图像的卡顿问题。[0105]处理器10可以在第三帧时间段fp3'开始的时间点t3a'提供针对b'图像的灰度数据rgb_b'。据此,第三帧将显示b'图像。[0106]相似地,在时间点t4a'提供针对c'图像的灰度数据rgb_c',使得第四帧可以显示c'图像,并且在时间点t5a'提供针对d'图像的灰度数据rgb_d',使得第五帧显示d'图像。[0107]参照图6的下端,图示了当渲染速度与显示频率不匹配时用于将渲染速度与显示频率进行匹配的一实施例。在本实施例中,空白时间段blk1、blk2、blk3的长度可以彼此不同。因此,在本实施例中,帧时间段fp1、fp2、fp3、fp4的长度可以彼此不同。相似地,假设渲染时间段render_a、render_c、render_d比帧时间段短,并且假设渲染时间段render_b比帧时间段长的情形。[0108]处理器10可以在时间点t1a'提供针对a图像的灰度数据rgb_a,使得第一帧可以显示a图像。[0109]在时间点t2a'没有结束针对b图像的渲染时间段render_b的情况下,处理器10可以延长第一空白时间段blk1的长度。例如,处理器10可以延长将数据使能信号de保持在禁用电平的时间段来延长第一空白时间段blk1的长度(参照图4及图5)。另外,处理器10可以延长将垂直同步信号vsync保持在逻辑低电平的时间段来延长第一空白时间段blk1的长度(参照图5)。[0110]处理器10可以在渲染时间段render_b结束之后的时间点t2a提供灰度数据rgb_b。据此,第二帧可以显示b图像。另外,第三帧可以显示c图像,并且第四帧可以显示d图像。[0111]根据本实施例,具有在没有撕裂及卡顿问题的情况下能够比比较例更快地显示图像的优点。[0112]图7是用于说明当显示频率比较小时像素的亮度变化的图。图8是用于说明当显示频率比较大时像素的亮度变化的图。[0113]参照图7,例如,时间点t1b可以是初始化电压vint在一水平时间段施加于像素pxij的第二节点n2的时间点。如上所述,此时发光二极管ld处于非发光状态,因此像素pxij的亮度可能降低。[0114]时间点t2b可以是初始化电压vint在下一个水平时间段施加于像素pxij的第二节点n2的时间点。如上所述,此时发光二极管ld处于非发光状态,因此像素pxij的亮度可能降低。[0115]图8的情形也相似,时间点t1c及时间点t2c可以是发光二极管ld在各自的水平时间段处于非发光状态的时间点。由于图7为显示频率比较小的时候,图8为显示频率比较大的时候,因此时间段t1c~t2c比时间段t1b~t2b短。以相同的时间段为基准,图8的情况相比于图7的情况,发光二极管ld的非发光时间段更长。据此,图8的情况的平均亮度avg2小于图7的情况的平均亮度avg1。即,显示频率越高,平均亮度减少,而显示频率越低,平均亮度增加,因此需要对这些情况进行补偿。[0116]在显示频率上升的情况下,需要进行补偿而使亮度上升。参照数学式1及数学式2,在降低电源线elvss的电源电压velvss的情况下,可以增加驱动电流ids,从而像素pxij的亮度可以增加。并且,在电源线elvdd的电源电压velvdd上升的情况下,也可以增加驱动电流ids。并且,在使电源电压velvdd与电源电压velvss的差增加的情况下,也可以增加驱动电流ids。[0117]相反,在显示频率下降的情况下,需要进行补偿而使亮度降低。在使电源线elvss的电源电压velvss上升的情况下,驱动电流ids可能减小,从而像素pxij的亮度可能减小。并且,在降低电源线elvdd的电源电压velvdd的情况下,也可以减小驱动电流ids。并且,在使电源电压velvdd与电源电压velvss之间的差减小的情况下,也可以减小驱动电流ids。[0118]图9是用于说明在基于显示频率的大小来变换电源电压的情况下所识别到的显示装置的亮度的图。[0119]参照图9,可以以如下方法进行补偿:在显示频率上升的情况下,降低电源线elvss的电源电压,而在显示频率降低的情况下,增加电源线elvss的电源电压。[0120]在这样的情况下,可以补偿平均亮度,然而,可以识别到由于电源电压的频繁变更所引起的闪烁(参照观察区域pcl1)。尤其,在如图6的实施例一样,帧时间段fp1、fp2、fp3、fp4的长度变化频繁的情况下,即,在显示频率变化频繁的情况下,这种闪烁问题可能更频繁地发生。[0121]图10是用于说明根据本发明的一实施例的时序控制部的图。[0122]参照图10,根据本发明的一实施例的时序控制部11可以包括空白时间段计算部111、空白时间段比较部112及存储器113。[0123]空白时间段计算部111可以利用时钟信号clk来对当前空白时间段(例如,第二空白时间段blk2)进行计数而计算空白计数值blk_cnt。在数据使能信号de为禁用电平的期间,空白时间段计算部111可以对当前空白时间段(例如,第二空白时间段blk2)进行计数。[0124]时钟信号clk的周期可以短于一个水平时间段。例如,一个水平时间段可以是时钟信号clk的周期的整数倍。例如,时钟信号clk可以是用于对灰度数据rgb进行采样的时钟信号。[0125]存储器113可以提供针对先前空白时间段(例如,第一空白时间段blk1)的先前计数值pre_cnt。[0126]在空白计数值blk_cnt与先前计数值pre_cnt的差大于阈值th1的情况下,空白时间段比较部112可以生成变更信号vva。此时,可以将空白计数值blk_cnt与先前计数值pre_cnt的差的绝对值和阈值th1进行比较。[0127]阈值th1可以根据产品而被适当地设定。因此,仅在显示频率急剧变化的情况下生成变更信号vva,从而可以缓解闪烁的发生。即,根据本实施例,不仅可以基于显示频率的大小来变换电源电压,而且也可以基于显示频率的变化率来变换电源电压。[0128]在一实施例中,变更信号vva可以直接或间接包括针对电源电压的电压电平的信息。电源电压的电压电平可以根据显示频率而预先配备为查找表(lut:look-uptable)。[0129]在一实施例中,电源提供部16可以向电源线elvss供应具有基于变更信号vva而变更的电压电平的电源电压。例如,在第二空白时间段blk2比第一空白时间段blk1长的情况下,电源提供部16可以将具有增加的电压电平的电源电压供应至电源线elvss。另外,在第二空白时间段blk2比第一空白时间段blk1短的情况下,电源提供部16可以将具有减小的电压电平的电源电压供应至电源线elvss。[0130]在另一实施例中,电源提供部16可以向电源线elvdd供应具有基于变更信号vva而变更的电压电平的电源电压。例如,在第二空白时间段blk2比第一空白时间段blk1长的情况下,电源提供部16可以将具有减小的电压电平的电源电压供应至电源线elvdd。另外,在第二空白时间段blk2比第一空白时间段blk1短的情况下,电源提供部16可以将具有增加的电压电平的电源电压供应至电源线elvdd。[0131]在又一实施例中,电源提供部16可以向电源线elvdd、elvss供应具有基于变更信号vva而变更的电压电平的电源电压。例如,在第二空白时间段blk2比第一空白时间段blk1长的情况下,电源提供部16可以以电源线elvdd的电源电压与电源线elvss的电源电压的差减小的方式供应电源电压。另外,在第二空白时间段blk2比第一空白时间段blk1短的情况下,电源提供部16可以以电源线elvdd的电源电压与电源线elvss的电源电压的差增加的方式供应电源电压。[0132]在空白时间段比较部112的比较操作之后,存储器113可以将先前计数值pre_cnt更新为空白计数值blk_cnt。[0133]图11是用于说明根据本发明的一实施例的时序控制部的算法的图。[0134]空白时间段计算部111可以在时钟信号clk的每个周期将时钟计数值clk_cnt增加1(s101)。可以重复步骤s101(s102)直到时钟计数值clk_cnt对应于一个水平时间段h_total为止。[0135]在时钟计数值clk_cnt对应于一个水平时间段h_total的情况下,空白时间段计算部111可以确认数据使能信号de是否为使能电平(s103)。[0136]若当前时间点在空白时间段内,则数据使能信号de是禁用电平,并且空白时间段计算部111可以初始化时钟计数值clk_cnt(s104)。并且,空白时间段计算部111可以将空白计数值blk_cnt增加1(s105)。[0137]可以通过重复这样的步骤s101~s105来计算与当前空白时间段对应的空白计数值blk_cnt。空白时间段计算部111可以确认数据使能信号de处于使能电平来确认空白时间段结束(s103)。[0138]在空白时间段计算部111确认空白计数值blk_cnt不为0的情况下(s106),空白时间段比较部112可以确认先前计数值pre_cnt与空白计数值blk_cnt的差(例如,绝对值)是否大于阈值th1(s107)。在空白计数值blk_cnt为0的情况下,表示当前时间点在有效时间段内,从而可以再次重复步骤s101。[0139]在先前计数值pre_cnt与空白计数值blk_cnt的差大于阈值th1的情况下,空白时间段比较部112可以提供变更信号vva(s108)。[0140]存储器113可以将先前计数值pre_cnt更新为空白计数值blk_cnt(s109)。并且,空白时间段计算部111可以将时钟计数值clk_cnt初始化为0(s110),并且可以将空白计数值blk_cnt初始化为0(s111)。[0141]图12是用于说明在基于显示频率的变化率及大小来变换电源电压的情况下所识别到的显示装置的亮度的图。[0142]图12是应用于图10及图11的实施例的情况的示例性的曲线图。[0143]参照图12,在显示频率逐渐变更的时间段(例如,saw波形)中,先前计数值pre_cnt与空白计数值blk_cnt之间的差(例如,绝对值)小于阈值th1,据此,电源线elvss的电源电压将不改变。[0144]另外,在显示频率急剧变更的时间段(例如,垂直上升或垂直下降)中,先前计数值pre_cnt与空白计数值blk_cnt的差(例如,绝对值)大于阈值th1,据此,电源线elvss的电源电压将改变。然而,电源线elvss的电源电压可以被设定为仅在预定范围(min~max)内变更。[0145]当与图9的观察区域pcl1比较时,参照观察区域pcl2,可以确认到平均亮度被补偿,并且闪烁的发生频率较低。[0146]在图12的实施例中,示例性地说明了变更电源线elvss的电源电压的情况。在另一实施例中,可以变更电源线elvdd的电源电压来发挥本发明的效果。在又一实施例中,可以变更电源线elvdd、elvss的电源电压来发挥本发明的效果(参照图10的说明)。[0147]到此为止参照的附图和记载的发明的详细说明仅为本发明的示例,其仅用于说明本发明的目的,并非用于限定含义或者限制权利要求书中记载的本发明的范围。因此,只要是在本领域具有普通知识的人员,便可以理解存在多种变形和等同的其他实施例。因此,本发明真正的技术保护范围应当通过权利要求书的技术思想而被确定。当前第1页12当前第1页12
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献