一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

阵列基板和显示面板的制作方法

2023-01-17 17:00:15 来源:中国专利 TAG:


1.本技术涉及显示技术领域,尤其涉及阵列基板和显示面板。


背景技术:

2.液晶显示面板(liquid crystal display,lcd)已经广泛运用于电脑、手机以及电视等电子设备中。在液晶显示面板中,像素单元进行图像显示主要是依据数据线传输的数据信号对应的数据电压与公共电压之间的电压差进行驱动。而公共电压通过多条公共线传输至不同的像素单元时,由于相邻设置的数据线容易与公共线产生电容耦合,导致公共电压偏离预设的电压,进而导致像素单元的显示出现串扰或闪烁现象。
3.因此,如何维持公共电压的稳定输出是亟需解决的问题。


技术实现要素:

4.鉴于上述技术问题,本技术提供一种有效维持公共电压稳定输出的阵列基板和显示面板。
5.本技术实施例公开一种阵列基板,包括相对设置的第一表面与第二表面,在第一表面设置有多条沿第一方向延伸的扫描线、多条沿第二方向延伸的数据线以及多个呈阵列排布的像素单元,第一方向不同于第二方向,像素单元自扫描线接收扫描信号和自数据线接收数据信号,并在扫描信号控制下依据数据信号执行图像显示。阵列基板还包括多条第一公共线以及多条第二公共线,多条第一公共线沿第一方向延伸且沿着第二方向相互间隔第一距离设置于第一表面,多条第二公共线沿第二方向延伸且沿着第一方向相互间隔第二距离设置于第二表面,第一公共线与第二公共线贯穿阵列基板相互电性连接,第一公共线与第二公共线用于传输公共电压至像素单元以配合数据信号驱动像素单元执行图像显示。
6.可选地,阵列基板还包括多个贯穿阵列基板的导电部,导电部位于第一公共线与第二公共线交叠的位置,每个导电部分别连接至少一条第一公共线以及至少一条第二公共线。
7.可选地,在沿第一方向设置于同一行的多个导电部中,任意相邻两个导电部对应连接的两条第二公共线之间间隔至少一条第二公共线。在沿第二方向设置于同一列的多个导电部中,任意相邻两个导电部对应连接的两条第一公共线之间间隔至少一条第一公共线。
8.可选地,在位于任意相邻的第i行和第i 1行导电部之间,位于第i行的导电部对应连接的多条第二公共线与位于第i 1行的导电部对应连接的多条第二公共线沿第一方向交替排列,其中,i为正整数。在位于任意相邻的第j行和第j 1列导电部之间,位于第j列的导电部对应连接的多条第一公共线与位于第j 1列的导电部对应连接的多条第一公共线沿第二方向交替排列,其中,j为正整数。
9.可选地,位于第二表面的多条第二公共线在第一表面的投影与数据线重合。
10.可选地,多条第二公共线自一公共电压产生电路接收公共电压,并将接收的公共
电压经多个导电部传输至多条第一公共线。
11.可选地,多条第一公共线连接于公共电压产生电路中的其中一个公共电压产生单元,多条第二公共线连接于公共电压产生电路中的另一个公共电压产生单元,第一公共线与第二公共线分别自对应连接的公共电压产生单元接收公共电压。
12.可选地,阵列基板还包括多条设置于第二表面且沿第二方向延伸的反馈线,任意一条反馈线对应电性连接于一条第二公共线与公共电压产生电路,反馈线沿第二方向电性连接于多个导电部,公共电压产生电路输出公共电压至第二公共线,并自反馈线接收反馈信号,用于依据反馈信号调整输出的公共电压。
13.可选地,位于第二表面的多条反馈线在第一表面上的投影与数据线重合。
14.本技术实施例还公开一种显示面板,包括数据驱动电路、公共电压产生电路和前述的阵列基板,公共电压产生电路用于输出公共电压至阵列基板中的像素单元,数据驱动电路用于输出数据信号至像素单元,设置于阵列基板的扫描驱动电路用于输出扫描信号至像素单元,像素单元在扫描信号控制下接收数据信号,数据信号对应的数据电压与公共电压配合驱动像素单元进行图像显示。
15.本技术实施例还公开一种包括前述显示面板以及阵列基板的显示终端。
16.相较于现有技术问题,通过在阵列基板的第二表面设置多条沿第二方向延伸的第二公共线,并通过多个导电部将多条第二公共线与多条第一公共线电性连接,使得多条第二公共线将接收的公共电压通过导电部传输至多条第一公共线,消除了扫描线与第一公共线的耦合效应对公共电压的影响,进而防止由于公共电压变化产生的串扰现象。同时针对多条第二公共线设置对应的反馈线,使得公共电压产生电路可根据反馈线传输的反馈信号对应调整输出的公共电压,使得公共电压保持稳定。
附图说明
17.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
18.图1为本技术第一实施例提供的一种显示终端的侧面结构示意图;图2为图1中显示面板的平面布局示意图;图3为图2中像素单元的等效电路示意图;图4为图2中公共电压产生电路以及公共线布局示意图;图5为本技术第二实施例提供的如图2中阵列基板公共线布局示意图;图6为图5中一种变更实施例的公共线布局示意图图7为图5中阵列基板的截面示意图;图8为本技术第三实施例提供的如图2中阵列基板公共线布局示意图。
19.附图标记说明:显示终端-100、显示面板-10、背光模组-20、显示区-10a、非显示区-10b、阵列基板-10c、彩膜基板-10d、液晶层-10e、像素单元-p、时序控制电路-11、公共电压产生电路-12、数据驱动电路-13、扫描驱动电路-14、第一方向-f1、第二方向-f2、n条公共线-c1~cn、n条扫描线-g1~gn、m条数据线-s1~sm、第i条扫描线-gi、第i条数据线-si、第i条公共线-ci、
开关管-t、存储电容-cst、液晶电容-clc、公共电压产生单元-121、第一表面-10c1、第二表面-10c2、第一公共线-cm1、第二公共线-cm2、导电部-e、贯穿孔-h、反馈线-cl。
具体实施方式
20.为了便于理解本技术,下面将参照相关附图对本技术进行更全面的描述。附图中给出了本技术的较佳实施方式。但是,本技术可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本技术的公开内容理解的更加透彻全面。
21.以下各实施例的说明是参考附加的图示,用以例示本技术可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本技术所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本技术中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本技术,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
22.在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。需要说明的是,本技术的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
23.此外,本技术中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。此外,当描述本技术的实施方式时,使用“可”表示“本技术的一个或多个实施方式”。并且,用语“示例性的”旨在指代示例或举例说明。
24.除非另有定义,本文所使用的所有的技术和科学术语与属于本技术的技术领域的技术人员通常理解的含义相同。本文中在本技术的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本技术。
25.请参阅图1,图1为本技术第一实施例提供的一种显示终端的侧面结构示意图。如图1所示,显示终端100包括显示面板10和背光模组20(back light module, bm),其中,背光模组20用于提供显示用的光线至显示面板10。
26.在示例性实施例中,显示终端100还包括电源模组和信号处理模组等,电源模组用于为显示终端100进行图像显示提供驱动电源。
27.其中,显示面板10包括图像用显示区10a与非显示区10b。显示区10a用于执行图像显示,非显示区10b环绕设置于显示区10a周围以设置其他辅助部件或者模组。具体地,显示面板10包括有阵列基板(array substrate, as)10c与彩膜基板(color film substrate, cf) 10d,以及夹设于阵列基板10c与彩膜基板10d之间的液晶层10e。阵列基板10c与彩膜基
板10d上设置驱动元件依据数据信号data产生相应的电场,从而驱动液晶层10e中液晶分子旋转的角度以出射相应亮度的光线,以执行图像显示。
28.请参阅图2,图2为图1中显示面板10的平面布局示意图。如图2所示,阵列基板10c中对应图像显示区10a包括多个呈矩阵排列的m*n像素单元p、m条数据线s1~sm、n条扫描线g1~gn,m、n为大于1的自然数。
29.其中,该m条数据线s1~sm沿第一方向f1平行排列且沿第二方向f2延伸,该n条扫描线g1~gn沿第二方向f2平行排列且沿第一方向f1延伸,并且n条扫描线g1~gn与m条数据线s1~sm相互绝缘,第一方向f1与第二方向f2相互垂直。
30.对应显示面板10的非显示区10b(图1),设置有用于驱动像素单元p进行图像显示的时序控制电路11、公共电压产生电路12、数据驱动电路13和扫描驱动电路14。
31.其中,时序控制电路11电性连接于公共电压产生电路12、数据驱动电路和扫描驱动电路14,用于产生并输出时序控制信号至公共电压产生电路12、数据驱动电路13和扫描驱动电路14,其中,输出时序控制信号中的公共电压时序信号至公共电压产生电路12,输出时序控制信号中的数据时序信号并提供给数据驱动电路13,以及输出时序控制信号中的扫描时序信号并提供给扫描驱动电路14。
32.公共电压产生电路12用于依据接收的公共电压时序信号产生一公共电压vcom,并将公共电压vcom经n条公共线c1~cn传输至与像素单元p对应设置的公共电极(未图示),以将公共电压vcom提供给对应的像素单元p。其中n条公共线c1~cn沿第二方向f2依次排列。
33.数据驱动电路13用于依据接收的数据时序控制信号输出数据信号至像素单元p,数据信号与公共电压vcom形成电压差以驱动像素单元p进行图像显示。
34.扫描驱动电路14用于与该n条扫描线g1~gn电性连接,用于依据接收的扫描时序信号通过该n条扫描线g1~gn输出扫描信号gn以控制像素单元p何时接收数据信号。其中,扫描驱动电路14按照位置排列顺序自n条扫描线g1~gn按照扫描周期依次自扫描线g1、g2、
……
,gn输出扫描信号。
35.本实施例中,扫描驱动电路14中的电路元件与显示面板10中的像素单元p同一制程制作于阵列基板10c中,也即是goa(gate driver on array)技术。
36.请一并参阅图3,图3为图2中像素单元的等效电路示意图。
37.如图3所示,像素单元p包括开关管t、存储电容cst和液晶电容clc,其中,开关管t的栅极电性连接于第i条扫描线gi,其中,1≤i≤n,开关管t的源极电性连接于第i条数据线si,开关管t的漏极电性连接于存储电容cst和液晶电容clc。存储电容cst电性连接于第i条公共线ci与开关管t的漏极之间,液晶电容clc电性连接于第i条公共线ci与开关管t的漏极之间。当第i条扫描线g接收并传输扫描驱动电路14输出的扫描信号时,开关管t电性导通,数据信号经第i条数据线s和开关管t传输至存储电容cst和液晶电容clc,数据信号与第i条公共线ci传输的公共电压vcom形成电压差为存储电容cst和液晶电容clc充电,并驱动液晶出射数据信号对应灰阶的光线以进行图像显示。
38.请参阅图4,图4为图2中公共电压产生电路以及公共线布局示意图。
39.如图4所示,公共电压产生电路12包括多个公共电压产生单元121,n条公共线c1-cn沿第二方向f2排列,用于自多个公共电压产生单元121接收公共电压vcom并传输至对应连接的像素单元p。
40.其中,每一个公共电压产生单元121至少连接一条公共线c用于控制输出至一行或多行像素单元p的公共电压vcom。
41.例如,一个公共电压产生单元121连接两条公共线c通过两条公共线c对应控制两行像素单元p的公共电压vcom。第一条公共线c1与第二条公共线c2连接于同一个公共电压产生单元121,公共电压产生单元121通过第一条公共线c1第二条公共线c2控制第一行像素单元p与第二行像素单元p的公共电压vcom的变化。
42.通过独立控制一行或多行像素单元p的公共电压vcom,可有效消除数据线与公共线耦合对公共电压的影响,从而消除了由于公共电压vcom的波动对像素单元显示的影响,改善了像素单元不正常闪烁的问题。
43.请参阅图5,图5为本技术第二实施例提供的一种如图2中阵列基板的公共线布局示意图。如图5所示,阵列基板10c包括多条第一公共线cm1以及多条第二公共线cm2,多条第一公共线cm1沿第一方向f1延伸且沿着第二方向f2相互间隔第一距离设置于第一表面10c1(图7),多条第二公共线cm2沿第二方向f2延伸且沿着第一方向f1相互间隔第二距离设置于第二表面10c2(图7),第一公共线cm1与第二公共线cm2贯穿阵列基板10c相互电性连接,第一公共线cm1与第二公共线cm2用于传输公共电压至像素单元p以配合数据信号驱动像素单元p执行图像显示。
44.其中,第一公共线cm1可以通过设置于阵列基板10c中的贯穿孔h(图7)进行走线使得第一公共线cm1穿过贯穿孔h与第二表面10c2中的第二公共线cm2电性连接,并再经过贯穿孔h回到第一表面10c1。同样的,第二公共线cm2也可以进行同样的设置。
45.其中,第一距离与第二距离可以根据第一公共线cm1与第二公共线cm2的数量以及阵列基板10c的大小进行调整,本技术不做限制。
46.阵列基板10c还包括多个贯穿阵列基板10c的导电部e,导电部e位于第一公共线cm1与第二公共线cm2交叠的位置,每个导电部e分别连接至少一条第一公共线cm1以及至少一条第二公共线cm2。也即是任意一个导电部e贯穿设置于阵列基板10c的第一表面10c1与第二表面10c2,多条第一公共线cm1与多条第二公共线cm2分别通过多个导电部e电性连接。
47.其中,沿第一方向f1设置于同一行的多个导电部e中任意相邻的两个导电部e连接的两条第二公共线cm2之间间隔一条第二公共线cm2。沿第二方向f2设置于同一列的多个导电部e中,任意相邻的两个导电部e连接的两条第一公共线cm1之间间隔一条第一公共线cm1。
48.在任意相邻两行导电部e之间,第一行导电部e对应连接的多条第二公共线cm2与第二行导电部e对应连接的多条第二公共线cm2沿第一方向交替排列,在任意相邻两列导电部e之间,第一列导电部e对应连接的多条第一公共线cm1于第二列导电部e对应连接的多条第一公共线cm1沿第二方向交替排列。
49.例如,在位于任意相邻的第i行和第i 1行导电部e之间,位于第i行的导电部e对应连接的多条第二公共线cm2与位于第i 1行的导电部e对应连接的多条第二公共线cm2沿第一方向f1交替排列,其中,i为正整数。在位于任意相邻的第j行和第j 1列导电部e之间,位于第j列的导电部e对应连接的多条第一公共线cm1与位于第j 1列的导电部e对应连接的多条第一公共线cm1沿第二方向f2交替排列,其中,j为正整数。
50.当i=1时,在第1行导电部e与第二行导电部e之间,第一行导电部e对应连接的多条
第二公共线cm2与第2行导电部e对应连接的多条第二公共线cm2沿第一方向f1交替排列。
51.当j=1时,第1列导电部e与第二列导电部e之间,第一列导电部e对应连接的多条第一公共线cm1与第2列导电部e对应连接的多条第一公共线cm1沿第二方向f2交替排列。
52.通过将导电部e按照预设阵列排布设置,有利于降低导电部e的设置数量,降低对阵列基板10c的开孔数量,有利于保证阵列基板10c的稳定性。
53.多条第二公共线cm2连接于公共电压产生电路12,公共电压产生电路12通过多条第二公共线cm2输出公共电压vcom,并通过多个呈阵列排布的导电部e传输至多条第一公共线cm1。
54.沿第二方向f2设置第二表面10c2的多条第二公共线cm2在第一表面10c1的投影与多条数据线s重合,通过将第二公共线cm2与数据线s设置的位置重合,可有效维持像素单元p的开口率。
55.请参阅图6,图6为图5中一种变更实施例的公共线布局示意图。如图6所示,公共电压产生电路12包括多个公共电压产生单元121,其中,设置于第一表面10c1的多条第一公共线cm1至少连接于一个公共电压产生单元121,设置于第二表面10c2的多条第二公共线cm2至少连接于另一个不同的公共电压产生单元121。
56.在一种实施例中,公共电压产生电路12包括两个公共电压产生单元121,所有的第一公共线cm1连接于一个公共电压产生单元121,所有的第二公共线cm2连接于另一个公共电压产生单元121。
57.在一种实施例中,公共电压产生电路12包括三个公共电压产生单元121,多条第一公共线cm1中,一半的第一公共线cm1连接于其中,一个公共电压产生单元121,另一半的第一公共线cm1连接于另一个公共电压产生单元121,所有的第二公共线cm2连接于区别于前两个的公共电压产生单元121。
58.在一种实施例中,公共电压产生电路12包括多个公共电压产生单元121,每相邻三条第一公共线cm1连接于一个公共电压产生单元121,所有的第二公共线cm2连接于一个公共电压产生单元121。
59.通过分别设置对应的公共电压产生单元121,使得第一公共线cm1与第二公共线cm2输出的公共电压更加稳定,从而降低电容耦合对公共电压的影响。
60.请一并参阅图7,图7为图5中阵列基板的截面示意图。如图7所示,第一公共线cm1与扫描线g设置于阵列基板10c的第一表面10c1,第二公共线cm2设置于阵列基板10c的第二表面10c2,导电部e贯穿设置于第一表面10c1与第二表面10c2,第一公共线cm1与第二公共线cm2通过导电部e电性连接。多条第二公共线cm2将接收公共电压vcom通过导电部e传输至多条第一公共线cm1。
61.具体地,在阵列基板10c的预设位置形成贯穿阵列基板10c的贯穿孔h,并在贯穿孔h内填充导电物质形成导电部e,其中导电物质可以为银浆等。对于贯穿孔h的设置可以采用循环干法刻蚀工艺,利用氟化氢hf和氧气o2对阵列基板10c进行刻蚀,其中阵列基板10c为玻璃(sio2)基板,在对阵列基板10c进行刻蚀过程中利用c4f8作为保护气体,使得刻蚀的同时对阵列基板10c的侧面进行保护,在形成贯穿孔h的同时避免产生底部缺陷。其中反应公式为:4hf sio2=sif4 2h2o2。当阵列基板10c为柔性基板时,可通过曝光形成贯穿孔h。
62.其中,为维持像素单元p的开口率,对于贯穿孔h的设置需维持在一定的范围内,贯
穿孔h的较佳横截面积为10um
×
10um。
63.通过设置阵列排布的导电部e,使得第一公共线cm1与第二公共线cm2电性连接,由于第二公共线cm2设置于阵列基板10c的背面,可有效消除公共线与公共线、公共线与扫描线、公共线与数据线之间的电容耦合效应,从而降低电容耦合效应对公共电压的影响。
64.通过在阵列基板10c的第二表面10c2设置多条沿第二方向f2延伸的第二公共线cm2,并通过多个导电部e将多条第二公共线cm2与多条第一公共线cm1电性连接,使得多条第二公共线cm2将接收的公共电压vcom通过导电部e传输至多条第一公共线cm1,消除了扫描线g与第一公共线cm1的耦合效应对公共电压的影响,进而防止由于公共电压变化产生的串扰现象。同时通过多条第二公共线cm2可实现对面板公共电压的实时刷新。
65.请参阅图8,图8为本技术第三实施例提供的一种如图2中阵列基板的公共线布局示意图。如图8所示,阵列基板10c包括多条第一公共线cm1、多条第二公共线cm2、多条反馈线cl以及呈阵列排布的多个导电部e。
66.多条第一公共线cm1设置于阵列基板10c的第一表面10c1(图7),第一表面10c1为像素单元p、数据线s和扫描线g设置的平面。多条第二公共线cm2与多条反馈线cl设置于阵列基板10c的第二表面10c2(图7),第二表面10c2与第一表面10c1相反,也即是第二表面10c2为第一表面10c1的背面。任意一个导电部e贯穿设置于阵列基板10c的第一表面10c1与第二表面10c2,多条第一公共线cm1与多条第二公共线cm2分别通过多个导电部e电性连接。
67.任意一条反馈线cl对应连接于一条第二公共线cm2,并与第二公共线cm2平行设置,在沿第二方向f2相邻设置的两列导电部e中,第二公共线cm2电性连接于第一列导电部e,反馈线cl电性连接于第二列导电部e,并且第二公共线cm2与对应的反馈线cl电性连接于公共电压产生电路12以形成公共电压检测回路。公共电压产生电路12通过第二公共线cm2输出公共电压vcom,并自反馈线cl接收反馈信号,依据反馈信号调整输出至第二公共线cm2的公共电压vcom。
68.沿第二方向f2设置第二表面10c2的多条第二公共线cm2与多条反馈线cl在第一表面10c1的投影分别与多条数据线s重合,通过将第二公共线cm2以及反馈线cl与数据线s在截面上的位置重合,可有效维持像素单元p的开口率。
69.在示例性实施例中,公共电压产生电路12包括多个公共电压产生单元121,其中设置于第一表面10c1的多条第一公共线cm1连接于至少一个公共电压产生单元121,设置于第二表面10c2的多条第二公共线cm2与多条反馈线cl至少连接于一个公共电压产生单元121。通过分别设置对应的公共电压产生单元121,使得第一公共线cm1与第二公共线cm2输出的公共电压更加稳定,从而降低电容耦合对公共电压的影响。
70.通过在阵列基板10c的第二表面10c2设置多条沿第二方向f2延伸的第二公共线cm2,并通过多个导电部e将多条第二公共线cm2与多条第一公共线cm1电性连接,使得多条第二公共线cm2将接收的公共电压vcom通过导电部e传输至多条第一公共线cm1,消除了扫描线g与第一公共线cm1的耦合效应对公共电压的影响,进而防止由于公共电压变化产生的串扰现象。同时针对多条第二公共线cm2设置对应的反馈线cl,使得公共电压产生电路12可根据反馈线cl传输的反馈信号对应调整输出的公共电压,使得公共电压保持稳定。
71.应当理解的是,本技术的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本技术所附权利要求的保
护范围。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献