一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种信号接收电路、解串器及通信系统的制作方法

2022-09-04 02:55:56 来源:中国专利 TAG:


1.本发明属于通信领域,特别是涉及一种信号接收电路、解串器及通信系统。


背景技术:

2.在双工非对称serdes(serializer/deserializer,串行器/解串器)系统中,下行数据通常采用高频段进行传输,而上行数据通常采用低频段进行传输,如图1所示。在双工通信模式下,上行高频段和下行低频段可以同时进行数据传输。然而,下行高频段和上行低频段之间通常会存在重叠。以解串器为例,在重叠频段内,发送端tx2发送的数据会被接收端rx2所接收,从而导致解串器的接收端rx2出现回声,影响通信质量。


技术实现要素:

3.鉴于以上所述现有技术的缺点,本发明的目的在于提供一种信号接收电路、解串器及通信系统,用于解决现有技术中解串器接收端存在回声的问题。
4.为实现上述目的及其他相关目的,本发明提供一种信号接收电路,所述信号接收电路应用于全双工非对称serdes系统的解串器,所述信号接收电路包括减法器,所述减法器用于从所述解串器的接收信号中减去回声信号以消除所述接收信号中的回声,其中所述回声信号与所述解串器发送的信号成正比。
5.于所述第一方面的一实施例中,所述减法器包括第一输入端、第二输入端和输出端,其中所述第一输入端用于输入所述接收信号,所述第二输入端用于输入所述回声信号,所述输出端用于输出所述接收信号和所述回声信号的差值信号。
6.于所述第一方面的一实施例中,所述信号接收电路还包括回声信号生成电路,所述回声信号生成电路用于根据所述发送信号生成所述回声信号。
7.于所述第一方面的一实施例中,所述减法器包括第一差分mos对管和第二差分mos对管,所述第一差分mos对管包括第一mos管和第二mos管,所述第二差分mos对管包括第三mos管和第四mos管,其中:所述第一mos管的漏极和所述第二mos管的漏极通过第一rc并联电路相连,所述第三mos管的漏极和所述第四mos管的漏极通过第二rc并联电路相连;所述第一mos管的源极和所述第三mos管的源极相连,并通过第一偏置电阻与电源相连;所述第二mos管的源极和所述第四mos管的源极相连,并通过第二偏置电阻与所述电源相连。
8.于所述第一方面的一实施例中,所述第一mos管、所述第二mos管、所述第三mos管和所述第四mos管均为nmos管。
9.于所述第一方面的一实施例中,所述第一rc并联电路与所述第二rc并联电路相同。
10.于所述第一方面的一实施例中,所述第一mos管和所述第二mos管的漏极分别通过第一电流源和第二电流源接地,所述第三mos管和第四mos管的漏极分别通过第三电流源和第四电流源接地。
11.本发明的第二方面提供一种解串器,所述解串器包括信号发送电路以及本发明第
一方面任一项所述的信号接收电路。
12.本发明的第三方面提供一种通信系统,所述通信系统包括串行器以及本发明第二方面所述的解串器。
13.如上所述,本发明一个或多个实施例中所述的信号接收电路、解串器及通信系统,具有以下有益效果:
14.所述信号接收电路包含减法器,该减法器能够从解串器的接收信号中减去回声信号以消除接收信号中的回声,从而提升通信质量。
附图说明
15.图1显示为双工非对称serdes系统的结构示意图。
16.图2显示为本发明所述信号接收电路于一具体实施例中的结构示意图。
17.图3显示为本发明所述信号接收电路于一具体实施例中的结构示意图。
18.图4显示为本发明所述信号接收电路于一具体实施例中减法器的电路图。
19.元件标号说明
20.1信号接收电路
21.11减法器
22.12比较器
23.13回声信号生成电路
24.m1第一mos管
25.m2第二mos管
26.m3第三mos管
27.m4第四mos管
28.r1第一电阻
29.r2第二电阻
30.rb1第一偏置电阻
31.rb2第二偏置电阻
32.vdd电源
33.c1第一电容
34.c2第二电容
35.i1第一电流源
36.i2第二电流源
37.i3第三电流源
38.i4第四电流源
39.rx1、rx2接收端
40.tx1、tx2发送端
具体实施方式
41.以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实
施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
42.需要说明的是,以下实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。此外,在本文中,诸如“第一”、“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
43.如图1所示的双工非对称serdes系统中,下行数据,也即串行器向解串器发送的数据,通常采用高频段传输,上行数据,也即解串器向串行器发送的数据,通常采用低频段传输。在双工通信模式下,上行高频段和下行低频段可以同时进行数据传输。然而,下行高频段和上行低频段之间通常会存在部分重叠。此时,在重叠频段内解串器的发送端tx2发送的信号会被其接收端rx2所接收,从而导致解串器的接收端rx2出现回声,影响通信质量。至少针对上述问题,本发明提供一种信号接收电路。所述信号接收电路包含减法器,该减法器能够从解串器的接收信号中减去回声信号以消除接收信号中的回声,从而提升通信质量。
44.接下来将通过具体实施例结合附图的方式对本发明提供的信号接收电路进行详细介绍。
45.请参阅图2,于本发明的一实施例中,信号接收电路1包括减法器11,该减法器11用于从解串器的接收信号vrx vtx中减去回声信号vecho以消除接收信号中的回声。具体地,serdes系统中串行器发送的信号经信道传输后到达解串器的信号为vrx,serdes系统中解串器发送的信号为vtx,信号vrx和vtx在信道中叠加而形成接收信号vrx vtx。vecho表示回声信号,该回声信号vecho与解串器发送的信号vtx成正比。
46.可选地,回声信号vecho与解串器发送的信号vtx相同,也即,vecho=vtx。
47.可选地,回声信号vecho与解串器发送的信号vtx的比例为k,也即,vecho=k
×
vtx,其中,0《k《1。通过此种方式可以减少信号接收电路1的功耗,其中k的数值越小信号接收电路1的功耗越小。
48.可选地,于本实施例中,全双工非对称serdes系统采用差分信号进行传输。此时,信号接收电路1还可以包括比较器12。本实施例中,通过采用差分信号进行传输能够提升系统的抗干扰性能。
49.可选地,减法器11包括第一输入端、第二输入端和输出端。其中,第一输入端用于输入接收信号vrx vtx,第二输入端用于输入回声信号vecho,输出端用于输出接收信号vrx vtx与回声信号vecho的差值信号vout=vrx vtx-vecho。特别地,当vecho=vtx时,减法器11输出端输出的信号vout=vrx,此时能够彻底消除接收信号中的回声。
50.可选地,请参阅图3,信号接收电路1还可以包括回声信号生成电路13,该回声信号生成电路13用于根据发送信号vtx生成回声信号vecho。例如,回声信号生成电路13可以对发送信号vtx进行缩放以生成回声信号vecho,也可以直接复制发送信号vtx以生成回声信号vecho,但本发明并不以此为限。
51.在双工非对称serdes系统中,串行器发出的信号经信道传输后到达解串器而形成
信号vrx。信号vrx的频率往往涵盖高频和低频,其频率范围很宽。在低频段,信号vrx与解串器发送端发送的信号vtx会产生叠加。然而,相较于信号vtx而言,经信道衰减后的信号vrx的幅值非常小,在一些实施例中,信号vtx的幅值为2到3伏左右,而信号vrx的幅值则只有几十毫伏,二者相差几十甚至上百倍。因此,为了实现良好的回声消除效果,减法器11必须具有良好的线性度。否则,如果减法器11的线性度较差,则幅值较大的信号vtx可能会破坏减法器11的线性度,这不仅会导致减法器11难以从接收信号vrx vtx中准确地减掉信号vtx,也会导致减法器11的输出信号中产生vrx谐波失真。此外,对于模拟电路而言,如何尽可能地减少信号接收电路的复杂度至关重要。针对上述问题,请参阅图4,于本发明的一实施例中,减法器11包括第一子电路111和第二子电路112。第一子电路111包含第一差分mos对管,第二子电路112包含第二差分mos对管。第一差分mos对管包括第一mos管m1和第二mos管m2,第二差分mos对管包括第三mos管m3和第四mos管m4。
52.第一mos管m1的漏极和第二mos管m2的漏极通过第一rc并联电路相连,其中第一rc并联电路包括相并联的第一电阻r1和第一电容c1。第一mos管m1的源极通过第一偏置电阻rb1与电源vdd相连,第二mos管m2的源极通过第二偏置电阻rb2和电源vdd相连。本实施例中接收信号vtx vrx为差分信号,第一mos管m1和栅极和第二mos管m2的栅极用于输入该接收信号vtx vrx。
53.第三mos管m3的漏极和第四mos管m4的漏极通过第二rc并联电路相连,其中第二rc并联电路包括相并联的第二电阻r2和第二电容c2。第三mos管m3的源极通过第一偏置电阻rb1与电源vdd相连,第四mos管m4的源极通过第二偏置电阻rb2与电源vdd相连。本实施例中回声信号vecho为差分信号,第三mos管m3和栅极和第四mos管m4d栅极用于输入该回声信号的反相信号v_echo。在一些实施例中,减法器11还可以包括反相器,回声信号vecho经过该反相器后形成反相信号v_echo。
54.可选地,第一mos管m1、第二mos管m2、第三mos管m3和第四mos管m4均为nmos管。
55.可选地,第一rc并联电路与第二rc并联电路相同,也即,电阻r1和r2的电阻值相同,电容c1和c2的电容值相同。
56.可选地,第一mos管m1通过第一电流源i1接地,第二mos管m2通过第二电流源i2接地。第三mos管m3通过第三电流源i3接地,第四mos管m4通过第四电流源i4接地。
57.可选地,第一偏置电阻rb1与第二偏置电阻rb2的电阻值相同。
58.本实施例中,第一子电路111用于实现对接收信号vtx vrx的接收,并能够提升接收信号的质量。于本实施例所述的减法器11中,由于电容c1和c2的阻抗与信号频率成反比,因此,对于低频的信号vtx和信号vecho,电容c1和c2的阻抗高于电阻r1和r2,因而mos管m1和m2被电阻r1所退化(degeneration),mos管m3和m4被电阻r2所退化,故,对于低频的信号vtx和信号vecho,减法器11具有较小的信号增益以及高线性。对于经过高频通道衰减的vrx信号,电容c1和c2的阻抗低于电阻r1和r2,因而mos管m1和m2不会被电阻r1退化,mos管m3和m4不会被电阻r2退化,故,对于经过高频通道衰减的vrx信号,减法器11具有较高的信号增益以及良好的线性度。根据以上描述可知,本实施例提供了一种低复杂度的减法器11,该减法器11具有良好的线性度并能够补偿信道损耗,因而能够很好地消除双工非对称serdes系统中解串器接收端的回声干扰,提升通信质量。
59.可选地,第二差分对管、第二电阻r2、第二电容c1可以由第一差分对管、第一电阻
r1和第一电容c1按照特定比例缩小得到,通过此种方式可以减小信号接收电路1的功耗,从而节省电源。例如,若从接收信号vrx vtx到输出信号vout的增益比率为k,则vecho与vtx的比率也应当被配置为k,以便保证回声能够在vout中完全消除。
60.可选地,偏置电阻rb1和rb2、电阻r1和r2、电容c1和c2可以通过寄存器位编程来调整减法器11的传输函数和增益。
61.基于以上对信号接收电路11的描述,本发明还提供一种解串器。该解串器包括信号发送电路以及本发明所提供的信号接收电路。
62.基于以上对信号接收电路11的描述,本发明还提供一种通信系统。该通信系统包括串行器以及上述解串器。其中串行器与解串器之前采用双工非对称方式进行通信。
63.综上所述,本发明一个或多个实施例中提供的信号接收电路包含减法器,该减法器能够从解串器的接收信号中减去回声信号以消除接收信号中的回声,从而提升通信质量。因此,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
64.上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献