一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

读出电路、处理器、噪声抑制方法、装置及计算机设备与流程

2022-08-10 18:54:35 来源:中国专利 TAG:


1.本技术涉及电子技术领域,特别是涉及一种读出电路、处理器、噪声抑制 方法、装置及计算机设备。


背景技术:

2.读出电路能够对信号采集器采集的模拟信号进行前置处理以及信号转换, 产生电流信号,是信号采集器采集到模拟信号到后续系统应用的信号传输通道, 其性能直接影响信号采集器的性能指标。
3.然而,相关技术在实现读出电路时,会存在一定的干扰噪声,这些干扰噪 声会淹没读出电路希望得到的噪声水平,导致读出电路无法达到高精度低噪声 要求。


技术实现要素:

4.本技术实施例提供一种读出电路、处理器、噪声抑制方法、装置及计算机 设备,能够有效抑制读出电路中的干扰噪声。
5.第一方面,本技术实施例提供一种读出电路,该电路包括:主信号通路、 仿制信号通路和模数转换器;主信号通路和仿制信号通路的时序和结构均相同;
6.主信号通路,用于对目标电荷信号和干扰噪声信号进行处理,得到处理后 的第一处理电荷信号;干扰噪声信号为读出电路产生的噪声信息;
7.仿制信号通路,用于对干扰噪声信号进行处理,得到处理后的第二处理电 荷信号;
8.模数转换器,用于对第一处理电荷信号和第二处理电荷信号进行噪声抑制 处理,得到目标电荷信号对应的量化结果。
9.在其中一个实施例中,主信号通路和仿制信号通路的时序和结构均相同。
10.在其中一个实施例中,目标电荷信号为基于模拟信号得到的。
11.在其中一个实施例中,干扰噪声信号包括在基于模拟信号得到目标电荷信 号的过程产生的失调信号,和读出电路中产生的电源噪声、地噪声、偏置噪声。
12.在其中一个实施例中,读出电路还包括模拟前端电路;
13.模拟前端电路,用于采集目标设备的模拟信号,并将模拟信号转换为目标 电荷信号。
14.在其中一个实施例中,模拟前端电路包括信号采集器和积分器;信号采集 器包括多个通道,且信号采集器每个通道分别连接一个积分器;
15.信号采集器,用于采集目标设备的模拟信号,将模拟信号传输至各通道对 应的积分器,得到各积分器输出的目标电荷信号。
16.在其中一个实施例中,主信号通路包括第一信号处理器;第一信号处理器 的输出端连接模数转换器的输入端;
17.第一信号处理器,用于对目标电荷信号和干扰噪声信号进行采样保持处理, 得到
第一处理电荷信号,并将第一处理电荷信号输入至模数转换器。
18.在其中一个实施例中,仿制信号通路包括第二信号处理器;第二信号处理 器的输出端均连接模数转换器的输入端;
19.第二信号处理器,用于对干扰噪声信号进行采样保持处理,得到第二处理 电荷信号,并将第二处理电荷信号输入至模数转换器。
20.在其中一个实施例中,主信号通路还包括第一采样电容;第一采样电容, 用于根据目标电荷信号和干扰噪声信号进行充电,以及通过第一信号处理器的 输出端,将第一处理电荷信号放电至模数转换器。
21.在其中一个实施例中,第一采样电容的第一端连接第一信号处理器的采样 输入端,第一采样电容的第二端连接第一信号处理器的输出端。
22.在其中一个实施例中,仿制信号通路还包括第二采样电容;第二采样电容, 用于根据干扰噪声信号进行充电,以及通过第一信号处理器的输出端,将第二 处理电荷信号放电至模数转换器。
23.在其中一个实施例中,第二采样电容的第一端连接第二信号处理器的采样 输入端,第二采样电容的第二端连接第二信号处理器的输出端。
24.在其中一个实施例中,主信号通路还包括第一采样开关;在第一采样电容 的两端各连接一个第一采样开关;第一采样开关在第一采样电容充放电时闭合。
25.在其中一个实施例中,仿制信号通路还包括第二采样开关;在第二采样电 容的两端各连接一个第二采样开关;第二采样开关在第二采样电容充放电时闭 合。
26.在其中一个实施例中,第一采样电容和第二采样电容的采样方式均为底极 板采样。
27.在其中一个实施例中,主信号通路还包括第一复位电容;第一复位电容, 用于在每处理完一次目标电荷信号和干扰噪声信号后,将第一信号处理器的采 样输入端的电压复位至输入初始电压,以及将第一信号处理器的输出端的电压 复位至输出初始电压。
28.在其中一个实施例中,第一复位电容的第一端连接第一信号处理器的采样 输入端,第一复位电容的第二端连接在第一信号处理器的输出端。
29.在其中一个实施例中,仿制信号通路还包括第二复位电容;第二复位电容, 用于在每处理完一次干扰噪声信号后,将第二信号处理器的采样输入端的电压 复位至输入初始电压,以及将第二信号处理器的输出端的电压复位至输出初始 电压。
30.在其中一个实施例中,第二复位电容的第一端连接第二信号处理器的采样 输入端,第二复位电容的第二端连接在第二信号处理器的输出端。
31.在其中一个实施例中,主信号通路还包括第一复位开关,在第一复位电容 的两端各连接一个第一复位开关;第一复位开关在第一复位电容进行复位时闭 合。
32.在其中一个实施例中,仿制信号通路还包括第二复位开关;在第二复位电 容的两端各连接一个第二复位开关;第二复位开关在第二复位电容进行复位时 闭合。
33.在其中一个实施例中,主信号通路还包括第一保持开关,在第一复位电容 的第一端与共模电压输入端之间,以及第一复位电容的第二端与共模电压输出 端之间均连接一个第一保持开关;第一保持开关在第一信号处理器进行采样期 间闭合;
34.在其中一个实施例中,仿制信号通路还包括第二保持开关;在第二复位电 容的第
一端与共模电压输入端之间,以及第二复位电容的第二端与共模电压输 出端之间均连接一个第二保持开关;第二保持开关在第二信号处理器进行采样 期间闭合。
35.在其中一个实施例中,第一信号处理器和第二信号处理器均为电容翻转式 信号处理器。
36.在其中一个实施例中,第一信号处理器和第二信号处理器均采用增益提高 型折叠式共源共栅结构。
37.第二方面,本技术实施例提供一种处理器,处理器包括上述第一方面任一 实施例提供的读出电路。
38.第三方面,本技术实施例提供一种噪声抑制方法,应用于读出电路,该方 法包括:
39.对目标电荷信号和干扰噪声信号进行处理,得到处理后的第一处理电荷信 号;干扰噪声信号为读出电路产生的噪声信息;
40.对干扰噪声信号进行处理,得到处理后的第二处理电荷信号;
41.对第一处理电荷信号和第二处理电荷信号进行去噪处理,得到目标电荷信 号对应的量化结果。
42.第四方面,本技术实施例提供一种噪声抑制装置,该装置包括:
43.第一处理模块,用于对目标电荷信号和干扰噪声信号进行处理,得到处理 后的第一处理电荷信号;干扰噪声信号为读出电路产生的噪声信息;
44.第二处理模块,用于对干扰噪声信号进行处理,得到处理后的第二处理电 荷信号;
45.第三处理模块,用于对第一处理电荷信号和第二处理电荷信号进行噪声抑 制处理,得到目标电荷信号对应的量化结果。
46.第五方面,本技术实施例提供一种计算机设备,包括存储器及处理器,存 储器中储存有计算机程序,计算机程序被处理器执行时,使得处理器执行上述 第三方面提供的方法步骤。
47.第六方面,本技术实施例一种计算机可读存储介质,其上存储有计算机程 序,计算机程序被处理器执行时实现上述第三方面提供的方法步骤。
48.本技术实施例提供的一种读出电路、处理器、噪声抑制方法、装置及计算 机设备,该读出电路包括主信号通路、仿制信号通路、模数转换器;主信号通 路对目标电荷信号和干扰噪声信号进行处理,得到处理后的第一处理电荷信号; 仿制信号通路对干扰噪声信号进行处理,得到处理后的第二处理电荷信号;模 数转换器对第一处理电荷信号和第二处理电荷信号进行噪声抑制处理,得到模 拟信号对应的量化结果。因进入仿制信号通路的只有干扰噪声信号,如此最终 得到的第一处理电荷信号相比于第二处理电荷信号多出来就是目标电荷信号本 身处理后的信号,这样,通过将第一处理电荷信号与第二处理电荷信号进行噪 声抑制处理,就可以得到抑制了干扰噪声后的模拟信号的量化值。因此,通过 设置主信号通路和仿制信号通路,可以实现读出电路中干扰噪声的相互抵消, 从而有效抑制读出电路中的干扰噪声。
附图说明
49.图1为本技术一实施例中的读出电路结构示意图;
50.图2为本技术另一实施例中的读出电路结构示意图;
51.图3为本技术另一实施例中的读出电路结构示意图;
52.图4为本技术另一实施例中的读出电路结构示意图;
53.图5为本技术另一实施例中的读出电路结构示意图;
54.图6为本技术另一实施例中的读出电路结构示意图;
55.图7为本技术另一实施例中的读出电路结构示意图;
56.图8为本技术另一实施例中的读出电路结构示意图;
57.图9为本技术另一实施例中的读出电路结构示意图;
58.图10为本技术一实施例中的噪声抑制方法流程示意图。
59.附图标记说明:
60.10:读出电路;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
101:主信号通路;
61.102:仿制信号通路;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
103:模数转换器;
62.104:模拟前端电路;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
10411-1041n:通道1-通道n;
63.10421-1042n:积分器1-积分器n;
ꢀꢀꢀ
1011:第一信号处理器;
64.1021:第二信号处理器。
具体实施方式
65.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清 楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部 的实施例。基于本技术中的实施例,本领域技术人员在没有做出创造性劳动前 提下所获得的所有其他实施例,都属于本技术保护的范围。
66.应当理解,本技术的权利要求、说明书及附图中的术语“第一”、“第二
”ꢀ
等是用于区别不同对象,而不是用于描述特定顺序。本技术的说明书和权利要 求书中使用的术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组 件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件 和/或其集合的存在或添加。
67.还应当理解,在本技术说明书中所使用的术语仅仅是出于描述特定实施例 的目的,而并不意在限定本技术。如在本技术说明书和权利要求书中所使用的 那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及
ꢀ“
该”意在包括复数形式。还应当进一步理解,在本技术说明书和权利要求书 中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及 所有可能组合,并且包括这些组合。如在本说明书和权利要求书中所使用的那 样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应 于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所 描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定
”ꢀ
或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
[0068]
通常,在对信号采集器采集的模拟信号进行读出时,通常会采用读出电路 实现,经分析,在设计读出电路时可以采用单端结构或者全差分结构。具体地, 分析的过程发现,如果读出电路采用全差分结构,其可以更好地抑制电源、地 以及偏置电路引入的噪声,但其需要较高功耗的共模反馈环路,且若要达到特 定噪声水平,需要更多的功耗,这些使得读出电路的规模将会非常大,每个芯 片消耗的功耗太多,造成自热效应,导致难以大规模
系统集成。
[0069]
基于此,为了降低读出电路的功耗,以最小的功耗达到特定的噪声水平, 在设计读出电路时,以单端结构来实现,但是,如果读出电路采用单端结构, 其对电源、地以及偏置电路引入的干扰噪声抑制能力较差,这些干扰噪声会淹 没读出电路希望得到的噪声水平,导致读出电路无法达到高精度低噪声要求。
[0070]
因此,针对读出电路在单端结构下存在极易受到偏置噪声、电源噪声、地 噪声的干扰,导致无法达到高精度低噪声要求的技术缺陷,本技术提供了一种 读出电路、处理器、噪声抑制方法、装置及计算机设备,能够有效抑制读出电 路中的噪声。另外,需要说明的是,从确定需要降低读出电路的实现结构和分 析出各种结构下的存在缺陷,以及下述实施例介绍的技术方案,申请人均付出 了大量的创造性劳动。
[0071]
接下来,将结合附图,对本技术提供的读出电路,以及抑制该读出电路中 的产生的干扰噪声信号的实现过程进行详细说明。
[0072]
在一个实施例中,如图1所示,本技术实施例提供一种读出电路10,该电 路包括:主信号通路101、仿制信号通路102和模数转换器103;主信号通路1 01用于对目标电荷信号和干扰噪声信号进行处理,得到处理后的第一处理电荷 信号;仿制信号通路102用于对干扰噪声信号进行处理,得到处理后的第二处 理电荷信号;模数转换器103用于对第一处理电荷信号和第二处理电荷信号进 行噪声抑制处理,得到目标电荷信号对应的量化结果;干扰噪声信号为读出电 路产生的噪声信息。
[0073]
请参见图1所示,主信号通路101和仿制信号通路102为并联的两条信号 通路,进入主信号通路101的为目标电荷信号和干扰噪声信号,进入仿制信号 通路102的为干扰噪声信号。主信号通路101和仿制信号通路102的输出端都 是接入到了模数转换器103中,即经过主信号通路101和仿制信号通路102处 理后得到的电荷信号都是进入了模数转换器103中。
[0074]
可选地,主信号通路101和仿制信号通路102的时序和结构均相同;即主 信号通路101和仿制信号通路102两者的结构是完全相同的,且两者在工作时 的时序也是完全相同的。可以理解的是,两者因处理的信号不同,所以得到第 一处理电荷信号和第二处理电荷信号也是不同的。
[0075]
目标电荷信号指的是基于模拟信号转换处理后得到信号,例如,通过信号 采集器采集一医疗设备的模拟信号,该模拟信号经过积分等转换后得到电荷信 号即为该目标电荷信号。
[0076]
一种实施例中,将实现模拟信号转换为目标电荷信号的电路称为模拟前端 电路,则如图2所示,该实施例中,读出电路10还包括模拟前端电路104,该 模拟前端电路104用于采集目标设备的模拟信号,并将模拟信号转换为目标电 荷信号。
[0077]
目标设备泛指任一领域的任一设备,例如,医疗行业,目标设备指的是各 种医疗设备,包括但不限于是磁共振成像(mri)设备、计算机断层扫描(ct) 设备、x线机、超声成像设备等,本技术实施例对目标设备的类型和具体功能 不作限定。那么从目标设备上采集的模拟信号可以是光信号、光电信号、语音 信号、温度信号等等。
[0078]
模拟前端电路将该模拟信号进行转换即可得到目标电荷信号。其中,模拟 前端电路的具体实现结构本技术实施例不作限定,可以是采用一块预先存储了 控制程序的芯片
实现,也可以是采用积分器和信号采集器的组合实现。
[0079]
实际应用中,读出电路10中各部分器件在正常工作时,或多或少都会产生 一些干扰噪声(即本技术实施例中的干扰噪声信号),可选地,这些干扰噪声 包括但不限于是在基于模拟信号得到目标电荷信号的过程产生的失调信号,和 读出电路中产生的电源噪声、地噪声、偏置噪声。
[0080]
基于模拟信号得到目标电荷信号的过程产生的失调信号,指的是模拟前端 电路在将模拟信号转换为目标电荷信号的过程中,模拟前端电路本身的工艺误 差造成的失调。
[0081]
电源噪声为直接或者间接的从读出电路的电压源中产生出来的,其会对读 出电路要求的特定噪声产生干扰,例如,电源本身所固有的阻抗所导致的分布 噪声、交流或直流电源线受到电磁干扰形成的噪声、电源与接地之间的噪声等 等。
[0082]
地噪声指的是地线引起的噪声,例如,因地线阻抗的存在,当电流流过地 线时,就会在地线上产生电压,形成地噪声;或者,不同地线因干扰产生的电 流不同产生的差模电压,形成地噪声等等。
[0083]
其中,电源噪声和地噪声是在读出电路工作中的每个时刻都会产生的,且 电源噪声和地噪声对于无源器件是可忽略的,但是对有源的器件其影响比较大, 例如,主信号通路和仿制信号通路为有源的器件,所以,两个通路得到的第一 处理电荷信号和第二处理电荷信号中均携带有通路中每个时刻产生的电源噪声 和地噪声。
[0084]
偏置噪声指的是读出电路中的偏置电路产生的噪声,偏置电路是对读出电 路的主信号通路及仿制信号通路提供偏置电压的电路,其在工作时会产生偏置 噪声。需要说明的是,本技术实施例中,偏置电路为主信号通路和仿制信号通 路共享的,即主信号通路和仿制信号通路共同一个偏置电路。这样,可以保证 对于主信号通路和仿制信号通路来说,偏置噪声都是相同的,上述电源噪声和 低噪声同理。
[0085]
还需要说明的是,图1中是将干扰噪声信号示意为进入主信号通路101以 及仿制信号通路102,但实际中,比如偏置噪声,这些是在主信号通路101和仿 制信号通路102中产生的,为了清楚明了,图1并未示意出这种情况,而是以 进入信号通路的方式作为了一种示意。
[0086]
对于这种在信号通路工作过程中产生的噪声,信号通路在处理信号是会将 这些噪声一并处理,所以主信号通路101最后输出的第一处理电荷信号,及仿 制信号通路102最后输出的第二处理电荷信号中也携带了信号通路本身中产生 的噪声。其他附图与图1情况相同,将不再赘述。
[0087]
基于上述相同的干扰噪声信号,主信号通路会将目标电荷信号和该干扰噪 声信号共同进行处理,得到第一处理电荷信号,仿制信号通路仅是将该干扰噪 声信号进行处理,得到第二处理电荷信号。结合前面主信号通路和仿制信号通 路为时序和结构均相同的前提可知,第一处理电荷信号相比于第二处理电荷信 号多出来的就是上述干扰噪声信号。
[0088]
又因主信号通路和仿制信号通路的输出端均与模数转换器的输入端连接, 所以第一处理电荷信号和第二处理电荷信号会同时进入模数转换器中。
[0089]
则模数转换器103可基于第一处理电荷信号和第二处理电荷信号,进行噪 声抑制处理,这样,模数转换器最终输出的模拟信号对应的量化结果中会在一 定程度的消除上述干扰噪声信号,达到抑制干扰噪声信号的目的。
[0090]
可选地,模数转换器103为差分结构,其具有将第一处理电荷信号和第二 处理电荷信号进行相减的特性,所以在第一处理电荷信号和第二处理电荷信号 进入模数转换器103后,模数转换器103将第一处理电荷信号和第二处理电荷 信号进行噪声抑制处理,该噪声抑制处理为进行相减操作,从而得到的就是抑 制了干扰噪声信号后的目标电荷信号本身处理后的信号,如此,模数转换器10 3再对目标电荷信号本身进行模数转换,即可得到对模拟信号抑制了上述干扰噪 声信号后的量化值,该量化值即为通过读出电路读出的模拟信号的值。
[0091]
本技术实施例中提供的读出电路,该读出电路包括主信号通路、仿制信号 通路、模数转换器;主信号通路对目标电荷信号和干扰噪声信号进行处理,得 到处理后的第一处理电荷信号;仿制信号通路对干扰噪声信号进行处理,得到 处理后的第二处理电荷信号;模数转换器对第一处理电荷信号和第二处理电荷 信号进行噪声抑制处理,得到模拟信号对应的量化结果。因进入主信号通路为 目标电荷信号和干扰噪声信号,进入仿制信号通路的只有干扰噪声信号,如此 最终得到的第一处理电荷信号相比于第二处理电荷信号多出来就是目标电荷信 号本身处理后的信号,这样,通过将第一处理电荷信号与第二处理电荷信号进 行噪声抑制处理,就可以得到抑制了干扰噪声后的目标电荷信号的量化值。因 此,通过设置主信号通路和仿制信号通路可以实现读出电路中干扰噪声的相互 抵消,从而有效抑制读出电路中的干扰噪声。
[0092]
进一步地,主信号通路和仿制信号通路为两路时序和结构完全相同的信号 通路,可以保证多出来的目标电荷信号本身处理后的信号更加精确,不掺杂其 他噪声信息,从而提高抑制目标电荷信号的量化值中干扰噪声的效果。
[0093]
基于上述实施例,提供一种模拟前端电路104的内部实现结构,如图3所 示,模拟前端电路104包括信号采集器1041和积分器1042;信号采集器1041 包括多个通道,且信号采集器1041每个通道分别连接一个积分器1042;信号采 集器1041,用于采集目标设备的模拟信号,将模拟信号传输至各通道对应的积 分器1042,得到各积分器1042输出的目标电荷信号。
[0094]
信号采集器1041用于采集模拟信号,例如,若模拟信号为光信号、光电信 号、语音信号、温度信号等,对应地,信号采集器1041则为各种类型的传感器, 例如,光电传感器、语音传感器、温度传感器等等。
[0095]
以光电传感器为例,信号采集器1041包括多个通道(10411-1041n)也即 是光电传感器包括多个通道。通常,对于传感器,多通道是相对于单通道而言 的,例如,多通道和单通道的区别在与测量数据的个数,单通道一般就只能测量 出一个数据,多通道可以测量出多个数据。其中多通道的具体通道数量本技术实 施例不作限定,例如,128个通道,即n=128。
[0096]
信号采集器1041是采集目标设备的模拟信号,将模拟信号传输至各通道对 应的积分器1042,得到各积分器1042输出的目标电荷信号。
[0097]
积分器1042为一种元件,其输出信号为输入信号对时间的积分,积分器可 以视为是计数器的连续版本,可以将输入累计后再输出。本技术实施例中,每 个信号采集器1041的各个通道(10411-1041n)分别连接一个积分器1042(包括 10421-1042n),这样,信号采集器1041采集的信号过积分器1042转化成目标 电荷信号,例如,光电传感器采集的光电信号
通过积分器后就会转化成电荷信 号。
[0098]
请继续参见图3,假设n=128,即会有128个目标电荷信号,这128个目标 电荷信号均会进入主信号通路101中,同时,这128个通道中产生的干扰噪声 也均会进入主信号通路101中,以及仿制信号通路102中。相当于,即使有n 个信号采集器1041和对应的n个积分器1042,但是,主信号通路101和仿制信 号通路102,以及后端的模数转换器103为共同的,只有一个。
[0099]
本实施例中,模拟前端电路以信号采集器和积分器构成,且信号采集器和 积分器为多通道的一一对应的结构,这样,对于任一信号采集器采集到的目标 设备的模拟信号,其对应的积分器可以将其转化成对应的电荷信号,使得基于 模拟信号得到的目标电荷信号更加精确。
[0100]
接下来,通过一些实施例对上述主信号通路101和仿制信号通路102的其 中一种内部实现结构进行说明。可以理解的是,这些实施例中所示意的实现结 构仅是一种示例,不用于限定。
[0101]
如图4所示,一个实施例中,主信号通路101包括第一信号处理器1011; 第一信号处理器1011,用于对目标电荷信号和干扰噪声信号进行采样保持处理, 得到第一处理电荷信号,并将第一处理电荷信号输入至模数转换器103;和/或, 仿制信号通路102包括第二信号处理器1021;第二信号处理器1021,用于对干 扰噪声信号进行采样保持处理,得到第二处理电荷信号,并将第二处理电荷信 号输入至模数转换器103。
[0102]
主信号通路101中的信号处理器为第一信号处理器1011,仿制信号通路10 2包括第二信号处理器1021。第一信号处理器1011和第二信号处理器1021为 相同的信号处理器。第一信号处理器1011的输出端和第二信号处理器1021的 输出端均连接模数转换器103的输入端;其中,本技术中实施例中信号处理器 均为采样保持放大器,换言之,第一信号处理器即为第一采样保持放大器,第 二信号处理器即为第二采样保持放大器,后续实施例中将不再赘述。
[0103]
采样保持电路是模数转换器中的前端电路,主要负责采样输入模拟量和电 路隔离的作用,对模数转换器提供了相对无损的噪声。结合本技术实施例,就 是通过信号处理器(即采样保持放大器)将目标电荷信号保持住,以保证经过 后端的模数转换器后,可以得到正确的模拟信号的量化结果。
[0104]
进入第一信号处理器1011的是目标电荷信号和干扰噪声信号,所以第一信 号处理器1011对目标电荷信号和干扰噪声信号进行采样保持处理,得到第一处 理电荷信号;同理,进入第二信号处理器1021的只有干扰噪声信号,所以第二 信号处理器1021对干扰噪声信号进行采样保持处理,得到第二处理电荷信号。
[0105]
请继续参见图4,第一信号处理器1011的连接方式,与第二信号处理器10 21的连接方式相同,两者的输出端均与模数转换器103的输入端连接。那么, 上述第一处理电荷信号和第二处理电荷信号均会输入至模数转换器103中。
[0106]
在一个实施例中,第一信号处理器和第二信号处理器均为电容翻转式信号 处理器。
[0107]
电容翻转型为一种全差分结构,全差分结构能够很好地消除直流偏置和偶 次谐波失真,并抑制来自衬底的共模噪声。且电容翻转型结构的反馈系数为1, 这样在同样的闭
环带宽时,电容翻转式结构所要求的运放单位增益带宽(gbw)较 小,所以,本技术实施例采用电容翻转型结构可以进一步降低最终的读出电路 的功耗。
[0108]
在一个实施例中,第一信号处理器和第二信号处理器均采用增益提高型折 叠式共源共栅结构。
[0109]
而运算放大器是信号处理器中最重要的模块,它的增益和带宽直接决定了 信号处理器的精度和速度。高增益要求使用多级放大器、小的偏置电流、长沟 道器件;而大带宽则要求使用单级放大器、大的偏置电流、短沟道器件。基于 此需求,本技术实施例中的第一信号处理器和第二信号处理器的运算放大器采 用增益提高型的折叠式共源共栅结构,这样,可以提高放大器的增益,达到了 高增益和大带宽的要求。
[0110]
因此,第一信号处理器和第二信号处理器因为采用增益提高型折叠式共源 共栅结构,可以实现将信号处理器的低频增益和带宽做到足够大,从而满足负 载模数转换器的建立精度和速度要求。
[0111]
第一信号处理器1011和第二信号处理器1021两者为相同的信号处理器, 因此以第一信号处理器1011为例,对信号处理器进行采样保持处理进行说明。
[0112]
具体地,请继续参见图4,在经过各个通道连接的积分器输出目标电荷信号 之后,这些目标电荷信号均会从第一信号处理器1011的采样输入端进入,且需 要按照通道顺序依次进入,例如,128个通道,每个通道的积分器均输出一个目 标电荷信号,那么先进入到第一信号处理器1011的采样输入端的是第一个通道 的积分器输出的目标电荷信号,接下来是第二个通道的积分器输出的目标电荷 信号,直至到第128个通道的积分器输出的目标电荷信号为止。
[0113]
第一信号处理器1011在输入逻辑电平控制下处于“采样”或“保持”两种 工作状态。“采样”状态下电路的输出跟踪输入模拟信号,在“保持”状态下 电路的输出保持前次采样结束时刻的瞬时输入模拟信号,直至进入下一次采样 状态为止。
[0114]
从第一信号处理器1011中输出的目标电荷信号会传输模数转换器103中, 该模数转换器103为将模拟信号转变为数字信号的电子元件,即,电荷信号进 入到模数转换器103后,模数转换器103会将电荷信号转换为一个输出的数字 信号,该输出的数字信号即为信号采集器采集的目标设备的模拟信号的量化结 果。
[0115]
上述是以目标电荷信号进行说明,第一信号处理器1011是对目标电荷信号 和干扰噪声信号进行采样保持处理,同理,以相同的原理,第二信号处理器10 21对干扰噪声信号进行采样保持处理。
[0116]
信号采集器1041的多个通道各自连接一个积分器1042后,所有积分器输 出的目标电荷信号和干扰噪声信号均会进入第一信号处理器1011,同时,该干 扰噪声信号还会进入第二信号处理器1021,也就是说,本技术实施例的读出电 路结构中所有通道输出的目标电荷信号采用共同的信号处理器,通过该信号处 理器对各通道的目标电荷信号进行采样保持,为模数转换器提供缓冲功能,直 至后端的模数转换器103将所有信号全部转换完成,得到正确的模拟信号量化 结果,这样可以显著地降低功耗,极大简化了电路结构。同时,因主信号通路 和仿制信号通路中均存在信号处理器,一个针对的是目标电荷信号和干扰噪声 信号,另一个针对的是干扰噪声信号,使得两个信号通路处理后的信号差别仅 在于目标电荷信号本身,从而有效地实现抑制读出电路中的干扰噪声的效果。
[0117]
基于上述实施例,如图5所示,在另外一个实施例中,主信号通路101还 包括第一采样电容cs1;第一采样电容cs1,用于根据目标电荷信号和干扰噪声 信号进行充电,以及通过第一信号处理器1011的输出端,将第一处理电荷信号 放电至模数转换器103;和/或,仿制信号通路102还包括第二采样电容cs2, 第二采样电容cs2,用于根据干扰噪声信号进行充电,以及通过第二信号处理器 1021的输出端,将第二处理电荷信号放电至模数转换器103。
[0118]
本实施例中,第一采样电容cs1的第一端连接第一信号处理器1011的采样 输入端,第一采样电容cs1的第二端连接第一信号处理器1012的输出端;第二 采样电容cs2的第一端连接第二信号处理器1012的采样输入端,第二采样电容 cs2的第二端连接第二信号处理器1012的输出端。
[0119]
第一信号处理器1011和第二信号处理器1021均各自外接一个采样电容, 以实现采样保持功能。
[0120]
第一信号处理器1011外接的为第一采样电容cs1,请参见图5中,第一采 样电容cs1的第一端连接第一信号处理器1011的采样输入端v
in1
,第一采样电 容cs1的第二端连接第一信号处理器1011的输出端v
out1

[0121]
基于上述连接方式,第一采样电容cs1可根据目标电荷信号和干扰噪声信 号进行充电,以及通过第一信号处理器1011的输出端v
out1
将第一处理电荷信号 放电至模数转换器103。
[0122]
具体地,在工作时,第一信号处理器1011是处于“采样”或“保持”两种 工作状态的。其中,在“采样”状态,即为目标电荷信号和干扰噪声信号经过 采样输入端v
in1
输入第一信号处理器1011上连接的第一采样电容cs1,此时,输 出端v
out1
的输出电压vo1可随输入端v
in1
的输入信号vi变化,第一采样电容cs 1上的电压与输入端v
in1
的输入电压相同。
[0123]
而在“保持”状态时,第一采样电容cs1上的不再进行充放电,且从“采 样”状态切换为“保持”状态的瞬间,表示模数转换器103当前正在对上一个 通道的目标电荷信号进行转换的期间,此转换的期间,第一采样电容cs1不再 进行充放电,将电荷信号保持在第一采样电容cs1中,此时采样输入端v
in1
的输 入信号vi的值不变,第一信号处理器1011的输出端v
out1
的输出电压vo1因此也 可在相当长时间保持一个恒定输出值不变,直至从“保持”状态再切换为“采 样”状态。这样,在从“采样”状态切换为“保持”状态时,在模数转换器10 3转换信号期间,通过第一采样电容cs1保持输入信号不变,使得模数转换器1 03正确进行信号转换,从而极大地提高信号处理精度。
[0124]
第二信号处理器1021外接的为第二采样电容cs2,请参见图5中,第二采 样电容cs2的第一端连接第二信号处理器1021的采样输入端v
in2
,第二采样电 容cs2的第二端连接第二信号处理器1021的输出端v
out2

[0125]
基于上述连接方式,第二采样电容cs2可根据干扰噪声信号进行充电,以 及通过第二信号处理器1021的输出端v
out2
将第二处理电荷信号放电至模数转换 器103。
[0126]
具体地,在工作时,第二信号处理器1021是处于“采样”或“保持”两种 工作状态的。其中,在“采样”状态,即为干扰噪声信号经过采样输入端v
in2
输入第二信号处理器1021上连接的第二采样电容cs2,此时,输出端v
out2
的输 出电压vo2可随输入端v
in2
的输入信号vi变化,第二采样电容cs2上的电压与 输入端v
in2
的输入电压相同。
[0127]
而在“保持”状态时,第二采样电容cs2上的不再进行充放电,且从“采 样”状态切换为“保持”状态的瞬间,表示模数转换器103当前正在对信号进 行转换的期间,此转换的期间,第二采样电容cs2不再进行充放电,将干扰噪 声信号保持在第二采样电容cs2中,此时采样输入端v
in2
的输入信号vi的值不 变,第二信号处理器1021的输出端v
out2
的输出电压vo2因此也可在相当长时间 保持一个恒定输出值不变,直至从“保持”状态再切换为“采样”状态。这样, 在从“采样”状态切换为“保持”状态时,在模数转换器103转换信号期间, 通过第二采样电容cs2保持输入信号不变,使得模数转换器103正确进行信号 转换,从而极大地提高信号处理精度。
[0128]
另外,第一采样放大器1011和第二采样放大器1021各自还有一个输入端 还包括一个共模电压输入端,即图5中的第一采样放大器1011的v
cm,in1
,以及 第二采样放大器1021的v
cm,in2
。输入的共模电压可以看作一个参考电压,结合 到图5中,则vo1=v
in1-v
cm,in1
,vo2=v
in2-v
cm,in2

[0129]
本实施例中主信号通路和仿制信号通路中均各自包括一采样电容,实现目 标电荷信号以及干扰噪声信号的保持,两者的采样电容的连接方式和工作方式 均相同,仅是处理的信号不同,这样使得最后得到的第一处理电荷信号和第二 处理电荷信号之间差异仍是目标电荷信号本身,如此,进入模数转换器中后, 即可通过相减抵消第一处理电荷信号和第二处理电荷信号中共同的的干扰噪声 信号,只剩余目标电荷信号本身,对其进行模数转换即可得到精确地模拟信号 的量化值。
[0130]
可选地,如图6所示,为了清楚,单独将主信号通路101和仿制信号通路 102单独分离出来示意,即图6中在上述实施例基础上,主信号通路101还包括 第一采样开关ss1,在第一采样电容cs1的两端各连接一个第一采样开关ss1; 第一采样开关ss1在第一采样电容cs1充放电时闭合;和/或,仿制信号通路102 还包括第二采样开关ss2;在第二采样电容cs2的两端各连接一个第二采样开关 ss2;第二采样开关ss2在第二采样电容cs2充放电时闭合。可选地,第一采样 电容cs1和第二采样电容cs2的采样方式均为底极板采样。
[0131]
在从“采样”状态切换为“保持”状态时,可以通过设置采样开关来实现 采样电容不再进行充放电,则实例中,可在采样电容的两端各连接一个采样开 关。
[0132]
具体地,在主信号通路101中,在第一采样电容cs1的两端各连接一个第 一采样开关ss1。
[0133]
那么在“采样”状态,当系统的控制信号使第一采样开关ss1闭合时,第 一采样电容cs1进行充放电,即采样输入端v
in1
的输入信号经过采样输入端v
in1
输入第一信号处理器1011上连接的第一采样电容cs1,此时,输出端v
out1
的输 出电压vo1可随输入端v
in1
的输入信号变化,第一采样电容cs1上的电压与输入 端v
in1
的输入电压相同。
[0134]
而在“保持”状态,当系统的控制信号使第一采样开关ss1断开时,第一 采样电容cs1相当于只与第一信号处理器1011的高阻输入端相连,第一采样电 容cs1不再进行充放电,将电荷信号和干扰噪声信号保持在第一采样电容cs1 中,此时采样输入端v
in1
的输入信号的值不变,第一信号处理器1011的输出端 v
out1
的输出电压vo1因此也可在相当长时间保持一个恒定输出值不变,直至控制 信号使第一采样开关ss1闭合,再从“保持”状态再切换为“采样”状态。
[0135]
同样,在仿制信号通路102中,在第二采样电容cs2的两端各连接一个第 二采样开
关ss2。
[0136]
在“采样”状态,当系统的控制信号使第二采样开关ss2闭合时,第二采 样电容cs2进行充放电,即采样输入端v
in2
的输入信号经过采样输入端v
in2
输入 第二信号处理器1021上连接的第二采样电容cs2,此时,输出端v
out2
的输出电 压vo2可随输入端v
in2
的输入信号变化,第二采样电容cs2上的电压与输入端v
in2
的输入电压相同。
[0137]
而在“保持”状态,当系统的控制信号使第二采样开关ss2断开时,第二 采样电容cs2相当于只与第二信号处理器1021的高阻输入端相连,第二采样电 容cs2不再进行充放电,将干扰噪声信号保持在第二采样电容cs2中,此时采 样输入端v
in2
的输入信号的值不变,第二信号处理器1021的输出端v
out2
的输出 电压vo2因此也可在相当长时间保持一个恒定输出值不变,直至控制信号使第 二采样开关ss2闭合,再从“保持”状态再切换为“采样”状态。
[0138]
本实施例中,在主信号通路和仿制信号通路中,均是在从“采样”状态切 换为“保持”状态时,通过采样开关实现采样电容的充放电和不再充放电之间 的切换,使得可以在模数转换器转换信号期间,通过采样电容保持输入信号不 变,保证模数转换器正确进行信号转换,从而极大地提高信号处理精度。
[0139]
另外,本技术实施例中,在第一采样电容cs1和第二采样电容cs2进行采 样时,均可以采样底极板采样的方式进行采样,通过底极板采样可以将各自的 信号在电荷域内进行处理,再结合第一信号处理器1011和第二信号处理器1021 均是采用电容翻转式信号处理器,在这样的结构下,可以降低第一信号处理器 1011和第二信号处理器1021的反馈系数,这样,在实际产品实现时,多通道复 用第一信号处理器1011和第二信号处理器1021的版图走线造成的寄生电容 (cpar)总和,由于电荷守恒原理,就不会造成信号通路的信噪比衰减,只要 第一信号处理器1011和第二信号处理器1021的信号完全建立,其各自的采样 输入端的点电位将等于各自的共模电压端,电荷信号将会被完整保存在各自的 采样电容上,从而使得可以最大程度保证信号的完整性及采样精度。
[0140]
应用时,上述结构的读出电路在产品实现时,因复用版图走线造成的寄生 电容可以通过合理分布版图走线尽量降低。具体地合理分布版图走线,本技术 实施例不作限定,可结合实际产品实现时的需要进行布线。
[0141]
多通道复用是共同的信号处理器连续处理多个通道的信号电荷,这样信号 处理器的记忆效应(memory effect)会造成的多通道之间的串扰,影响信号处 理的精确度。
[0142]
基于此,为了减小信号处理器的记忆效应造成的多通道之间的串扰,本申 请实施例还提供了一种读出电路,如图7所示,主信号通路101还包括第一复 位电容cr1,第一复位电容cr1的第一端连接第一信号处理器1011的采样输入 端,第一复位电容cr1的第二端连接在第一信号处理器1011的输出端;和/或, 仿制信号通路102还包括第二复位电容cr2;第二复位电容cr2的第一端连接第 二信号处理器1021的采样输入端,第二复位电容cr2的第二端连接在第二信号 处理器1021的输出端;第一复位电容cr1,用于在每处理完一次目标电荷信号 和干扰噪声信号后,将第一信号处理器1011的采样输入端的电压复位至输入初 始电压,以及将第一信号处理器1021的输出端的电压复位至输出初始电压;第 二复位电容cr2,用于在每处理完一次目标电荷信号和干扰噪声信号后,将第二 信号处理器1021的采样输入端的电压复位至输入初始电压,以及将第二信号处 理器1021的输出端的电压复位
至输出初始电压。
[0143]
本实施例在上述任一实施例的基础上,通过连接复位电容来实现消除信号 处理器的记忆效应。
[0144]
示例地,请继续参见图7,对于主信号通路101来说,第一复位电容cr1的 第一端连接第一信号处理器1011的采样输入端,第一复位电容cr1的第二端连 接在第一信号处理器1011的输出端;基于该连接方式,第一复位电容cr1在每 处理完一次目标电荷信号和干扰噪声信号后,将第一信号处理器1011的采样输 入端的电压复位至输入初始电压,以及将第一信号处理器1021的输出端的电压 复位至输出初始电压。
[0145]
这样,在第一采样电容cs1每处理完一个通道的信号,通过第一复位电容 cr1将第一信号处理器1011的输入和输出复位到初始值,即将第一信号处理器 1011的采样输入端v
in1
的电压复位至输入初始电压,以及将第一信号处理器1011 的输出端v
out1
的电压复位到输出初始电压,从而避免了信号处理器的记忆效应造 成的多通道之间的串扰。可以理解的是,这里的初始值为信号处理器初始状态 时的电压值,可以预先获知。
[0146]
同样,对于仿制信号通路102来说,第二复位电容cr2的第一端连接第二 信号处理器1021的采样输入端,第二复位电容cr2的第二端连接在第二信号处 理器1021的输出端;基于该连接方式,第二复位电容cr2在每处理完一次目标 电荷信号和干扰噪声信号后,将第二信号处理器1021的采样输入端的电压复位 至输入初始电压,以及将第二信号处理器1021的输出端的电压复位至输出初始 电压。
[0147]
在第二采样电容cs2每处理完一个通道的信号,通过第二复位电容cr2将 第二信号处理器1021的输入和输出复位到初始值,即将第二信号处理器1021 的采样输入端v
in2
的电压复位至输入初始电压,以及将第二信号处理器1021的 输出端v
out2
的电压复位到输出初始电压,从而避免了信号处理器的记忆效应造成 的多通道之间的串扰。可以理解的是,这里的初始值为信号处理器初始状态时 的电压值,可以预先获知。
[0148]
可选地,如图8所示,主信号通路101还包括第一复位开关sr1,在第一复 位电容cr1的两端各连接一个第一复位开关sr1;第一复位开关sr1在第一复位 电容cr1进行复位时闭合;和/或,仿制信号通路102还包括第二复位开关sr2; 在第二复位电容cr2的两端各连接一个第二复位开关sr2;第二复位开关sr2在 第二复位电容cr1进行复位时闭合(图8中示意的为复位开关打开的状态)。
[0149]
第一复位电容cr1和第二复位电容cr2均是在每处理完一个通道后执行一 次复位功能,以消除信号处理器中残留上一个通道信号的处理记忆,影响信号 处理精度。但在同一个通道信号未处理完成期间,第一复位电容cr1和第二复 位电容cr2均是无需执行复位功能的。
[0150]
本实施例中,第一复位电容cr1和第二复位电容cr2执行复位功能时可以 通过设置复位开关来实现,即第一复位开关sr1控制第一复位电容cr1进行复 位,第二复位开关sr2控制第二复位电容cr2进行复位,例如,而第一复位开 关sr1和第二复位开关sr2均可通过逻辑控制信号来控制其闭合和断开。
[0151]
具体地,第一复位开关sr1是在第一复位电容cr1进行复位时闭合,在第 一复位电容cr1无需进行复位功能时断开;第二复位开关sr2是在第二复位电 容cr2进行复位时闭合,在第二复位电容cr2无需进行复位功能时断开。
[0152]
可以理解的是,以第一采样电容cs1处于一次“采样”状态处理完一个通 道信号为例,那么第一复位电容cr1执行复位功能是在第一采样电容cs1从“采 样”状态切换为“保持”状态时执行,即第一采样电容cs1的第一复位开关sr1 与第一采样电容cs1的第一采样开关ss1不能同时闭合,或者,不能同时断开。 也即,第一复位开关sr1断开时,第一采样开关ss1闭合,而第一复位开关sr1 闭合时,第一采样开关ss1断开。同样,第二复位开关sr2和第二采样开关ss2 逻辑相同,这里不再赘述。
[0153]
如图9所示,在另一个实施例中,主信号通路101还包括第一保持开关sk1, 在第一复位电容cr1的第一端与共模电压输入端之间,以及第一复位电容cr1 的第二端与共模电压输出端之间均连接一个第一保持开关sk1;第一保持开关 sk1在第一信号处理器1011进行采样期间闭合;和/或,仿制信号通路102还包 括第二保持开关sk2;在第二复位电容cr2的第一端与共模电压输入端之间,以 及第二复位电容cr2的第二端与共模电压输出端之间均连接一个第二保持开关 sk2;第二保持开关sk2在第二信号处理器1021进行采样期间闭合。
[0154]
在第一采样电容cs1进行采样时,通过逻辑控制信号控制第一保持开关sk1 闭合,使得第一复位电容cr1两端的电压(如图9中的a点和b点)分别被复 位至第一信号处理器1011的输入与输出共模电压,即将a点复位至与第一信号 处理器1011的共模电压输入端v
cm,in1
相同的输入共模电压,将b点复位至与第一 信号处理器1011的共模电压输出端v
cm,out1
相同的输出共模电压。这样,可以保 证第一信号处理器1011(电容翻转型)在电容翻转前后的直流工作点相同,避 免第一信号处理器1011偏离正常工作状态影响输出信号建立。
[0155]
在第二采样电容cs2进行采样时,通过逻辑控制信号控制第二保持开关sk2 闭合,使得第二复位电容cr2两端的电压(如图9中的c点和d点)分别被复 位至第二信号处理器1021的输入与输出共模电压,即将c点复位至与第二信号 处理器1021的共模电压输入端v
cm,in2
相同的输入共模电压,将d点复位至与第二 信号处理器1021的共模电压输出端v
cm,out2
相同的输出共模电压。这样,可以保 证第二信号处理器1021(电容翻转型)在电容翻转前后的直流工作点相同,避 免第二信号处理器1021偏离正常工作状态影响输出信号建立。
[0156]
需要说明的是,在上述实例所示的电路架构中,读出电路的通道数量,读 出精度和速度,放大器的结构和增益与带宽等均可根据实际应用进行调整,本 申请实施例对此不作限定。
[0157]
另外,本技术实施例还提供了一种处理器,该处理器包括前面实施例中所 提供的任一种读出电路。在一个实施例中,还提供了一种计算机设备,该计算 机设备包括任一种读出电路实现的处理器。
[0158]
处理器可以看作是一种超大规模的集成电路,其上包括有运算器、控制器、 寄存器、存储器以及读出电路等等。其中处理器包括但不限于cpu、gpu、fpga、 dsp和asic等,本技术实施例对此不作限定。
[0159]
计算机设备表示任何需要外接电源或者内置电源的终端或者电子设备,例 如,各种个人计算机、笔记本电脑、手机(智能移动终端)、平板电脑和便携 式可穿戴装置等,本实施例对此不做限定。若是外置电源,该电源可以是电源 适配器、移动电源(充电宝、旅充)
等,本实施例对此也不做限定。该计算机 设备中包括任一种读出电路实现的处理器即可。
[0160]
另外,本技术实施例还提供一种噪声抑制方法,如图10所示,该噪声抑制 方法应用于读出电路,该实施例包括:
[0161]
s101,对目标电荷信号和干扰噪声信号进行处理,得到处理后的第一处理 电荷信号;干扰噪声信号为读出电路产生的噪声信息。
[0162]
s102,对干扰噪声信号进行处理,得到处理后的第二处理电荷信号。
[0163]
s103,对第一处理电荷信号和第二处理电荷信号进行去噪处理,得到目标 电荷信号对应的量化结果。
[0164]
其中,可以预先设置一用于指示噪声抑制的程序指令,在计算机设备接收 到该程序指令的触发后,执行相应的操作,即根据预设的配置,对对目标电荷 信号和干扰噪声信号进行处理,得到处理后的第一处理电荷信号,以及对干扰 噪声信号进行处理,得到处理后的第二处理电荷信号。接着,计算机设备可继 续执行预设的程序指令,对第一处理电荷信号和第二处理电荷信号进行噪声抑 制处理,得到目标电荷信号对应的量化结果。例如,噪声抑制处理为将第一处 理电荷信号和第二处理电荷信号进行相减处理,得到的差值再进行模数转换得 到模拟信号对应的量化结果。
[0165]
可以理解的是,以上过程通过计算机程序指令实现,这些计算机程序指令 提供到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的 处理器中,使得通过该计算机或其他可编程数据处理设备的处理器执行的指令 可实现本实施例实现噪声抑制。当然,这些计算机程序指令也可存储在能引导 计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使 得存储在该计算机可读存储器中的指令产生包括指令装置的制造品。或者,这 些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计 算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而 在计算机或其他可编程设备上执行该计算机程序指令实现上述功能。
[0166]
其中,对于本实施例中根据程序指令具体实现各步骤时的原理和逻辑可与 上述读出电路中各实施例的原理和逻辑相同,本技术实施例对此不再赘述。当 然,在结合程序指令实现噪声抑制时,实现方式上可适应处理,本技术实施例 对此不作限定。
[0167]
在上述噪声抑制方法的基础上,本技术实施例还提供一种噪声抑制装置, 该噪声抑制装置包括:第一处理模块、第二处理模块和第三处理模块,其中:
[0168]
第一处理模块,用于对目标电荷信号和干扰噪声信号进行处理,得到处理 后的第一处理电荷信号;干扰噪声信号为读出电路产生的噪声信息;
[0169]
第二处理模块,用于对干扰噪声信号进行处理,得到处理后的第二处理电 荷信号;
[0170]
第三处理模块,用于对第一处理电荷信号和第二处理电荷信号进行噪声抑 制处理,得到目标电荷信号对应的量化结果。
[0171]
上述噪声抑制装置中各步骤的实现原理与噪声抑制方法及读出电路中各实 施例的原理和逻辑均相同,可参见前述说明,在此不再赘述。
[0172]
另外,本技术实施例还提供一种计算机设备,包括存储器及处理器,存储 器中储存有计算机程序,计算机程序被处理器执行时,使得处理器执行上述实 施例提供的任一种噪声抑制的方法步骤。
以存储程序代码的介质。
[0179]
在另外一些实现场景中,上述集成的单元也可以采用硬件的形式实现,即 为具体的硬件电路,其可以包括数字电路和/或模拟电路等。电路的硬件结构的 物理实现可以包括但不限于物理器件,而物理器件可以包括但不限于晶体管或 忆阻器等器件。鉴于此,本文所述的各类装置(例如计算装置或其他处理装置) 可以通过适当的硬件处理器来实现,例如cpu、gpu、fpga、dsp和asic等。进 一步,前述的所述存储单元或存储装置可以是任意适当的存储介质(包括磁存 储介质或磁光存储介质等),其例如可以是可变电阻式存储器(resistive randomaccess memory,rram)、动态随机存取存储器(dynamic random access memory, dram)、静态随机存取存储器(static random access memory,sram)、增强 动态随机存取存储器(enhanced dynamic random access memory,edram)、 高带宽存储器(high bandwidth memory,hbm)、混合存储器立方体(hybrid memorycube,hmc)、rom和ram等。
[0180]
虽然本文已经示出和描述了本技术的多个实施例,但对于本领域技术人员 显而易见的是,这样的实施例只是以示例的方式来提供。本领域技术人员可以 在不偏离本技术思想和精神的情况下想到许多更改、改变和替代的方式。应当 理解的是在实践本技术的过程中,可以采用对本文所描述的本技术实施例的各 种替代方案。所附权利要求书旨在限定本技术的保护范围,并因此覆盖这些权 利要求范围内的等同或替代方案。
[0181]
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详 述的部分,可以参见其他实施例的相关描述。上述实施例的各技术特征可以进 行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的 组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是 本说明书记载的范围。
[0182]
以上对本技术实施例进行了详细介绍,本文中应用了具体个例对本技术的 原理及实施方式进行了阐述,以上实施例的说明仅用于帮助理解本技术的方法 及其核心思想。同时,本领域技术人员依据本技术的思想,基于本技术的具体 实施方式及应用范围上做出的改变或变形之处,都属于本技术保护的范围。综 上所述,本说明书内容不应理解为对本技术的限制。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献