一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种电源电压调整方法、系统、存储介质及设备与流程

2022-05-26 18:05:45 来源:中国专利 TAG:


1.本发明涉及电路技术领域,尤其涉及一种电源电压调整方法、系统、存储介质及设备。


背景技术:

2.服务器主板开发阶段需要针对内存供电相关的核心电源模块进行针对性测试。包括:电流精度测试、静态纹波测试、动态响应测试等。目前在主板关于电源的设计中,由于有的电源需要给较远的地方进行供电,对于较远处的供电就会存在线路压降,由于电源线路不是完全理想的线路,线路越长,在路径上分得的电压就会越高,所以对于需要远端供电的电源,在近端的电压需要进行适当调高。
3.目前主板的3v3_aux电源需要给主板上多个地方提供,如cpld(complex programmable logic device,复杂可编程逻辑器件)、pcie(peripheral component interconnect express,一种高速串行计算机扩展总线标准)设备、内存、cpu(中央处理器)等,这些器件分布在主板的各个位置,路径的长短也存在较大差异,电源芯片在进行反馈调整时,会根据近端电压进行反馈,而远端的电压由于路径的原因也会对近端产生影响,所以在设计和测试时也要考虑相关压降问题。
4.目前内存器件需要的3.3v电压由3v3_aux电源提供,在对内存的3v3测试的过程中,英特尔公司推荐的测试方法只考虑内存单独运行负载的情况,对于别的同样使用该电源供电的用电器件的吃载情况,以及线路上由此产生的压降都未进行考虑,因而导致电源提供3.3v电压不一定能够满足多个用电器。


技术实现要素:

5.有鉴于此,本发明的目的在于提出一种电源电压调整方法、系统、存储介质及设备,用以解决现有技术中当内存器件和多个用电器基于特定电压的电源供电而运行时可能产生电压不足的问题。
6.基于上述目的,本发明提供了一种电源电压调整方法,包括以下步骤:
7.读取内存器件所在的主板对应的电流使用情况表,并基于电流使用情况表判断设置于主板上的多个用电器是否需要内存器件所需的特定电压;
8.响应于若干用电器需要特定电压,在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值;
9.判断第一最低差分电压值是否小于特定电压的第一误差范围的第一最低界限值,并判断第二最低差分电压值是否小于特定电压的第二误差范围的第二最低界限值;
10.响应于第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使
第二最低差分电压值位于第二误差范围内。
11.在一些实施例中,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内包括:
12.控制电源提供高于特定电压的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
13.在一些实施例中,方法还包括:
14.使若干用电器和内存器件基于调整后的电压运行。
15.在一些实施例中,第一最低界限值小于第二最低界限值。
16.在一些实施例中,多个用电器至少包括cpld、pcie设备及南桥芯片。
17.本发明的另一方面,还提供了一种电源电压调整系统,包括:
18.第一判断模块,配置用于读取内存器件所在的主板对应的电流使用情况表,并基于电流使用情况表判断设置于主板上的多个用电器是否需要内存器件所需的特定电压;
19.抓取模块,配置用于响应于若干用电器需要特定电压,在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值;
20.第二判断模块,配置用于判断第一最低差分电压值是否小于特定电压的第一误差范围的第一最低界限值,并判断第二最低差分电压值是否小于特定电压的第二误差范围的第二最低界限值;以及
21.调整模块,配置用于响应于第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
22.在一些实施例中,调整模块包括电源电压调整模块,配置用于控制电源提供高于特定电压的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
23.在一些实施例中,系统还包括运行模块,配置用于使若干用电器和内存器件基于调整后的电压运行。
24.在一些实施例中,第一最低界限值小于第二最低界限值。
25.在一些实施例中,多个用电器至少包括cpld、pcie设备及南桥芯片。
26.本发明的又一方面,还提供了一种计算机可读存储介质,存储有计算机程序指令,该计算机程序指令被处理器执行时实现上述方法。
27.本发明的再一方面,还提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该计算机程序被处理器执行时执行上述方法。
28.本发明至少具有以下有益技术效果:
29.本发明通过在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值,若第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,则调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最
低差分电压值位于第二误差范围内,从而避免了内存器件和若干用电器基于特定电压的电源供电而运行时可能产生电压不足的问题,有利于内存器件稳定运行,同时也保证了该若干用电器的运行稳定性,进一步提升了主板的性能。
附图说明
30.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
31.图1为根据本发明实施例提供的电源电压调整方法的示意图;
32.图2为根据本发明实施例提供的电源电压调整系统的示意图;
33.图3为根据本发明实施例提供的实现电源电压调整方法的计算机可读存储介质的示意图;
34.图4为根据本发明实施例提供的执行电源电压调整方法的计算机设备的硬件结构示意图。
具体实施方式
35.为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
36.需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称的非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备固有的其他步骤或单元。
37.基于上述目的,本发明实施例的第一个方面,提出了一种电源电压调整方法的实施例。图1示出的是本发明提供的电源电压调整方法的实施例的示意图。如图1所示,本发明实施例包括如下步骤:
38.步骤s10、读取内存器件所在的主板对应的电流使用情况表,并基于电流使用情况表判断设置于主板上的多个用电器是否需要内存器件所需的特定电压;
39.步骤s20、响应于若干用电器需要特定电压,在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值;
40.步骤s30、判断第一最低差分电压值是否小于特定电压的第一误差范围的第一最低界限值,并判断第二最低差分电压值是否小于特定电压的第二误差范围的第二最低界限值;
41.步骤s40、响应于第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
42.本实施例中,电流使用情况表上记录了厂家提供的用电器使用时的标准电压和电流。
43.本发明实施例通过在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值,若第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,则调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内,从而避免了内存器件和若干用电器基于特定电压的电源供电而运行时可能产生电压不足的问题,有利于内存器件稳定运行,同时也保证了该若干用电器的运行稳定性,进一步提升了主板的性能。
44.在一些实施例中,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内包括:控制电源提供高于特定电压的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
45.在一些实施例中,方法还包括:使若干用电器和内存器件基于调整后的电压运行。
46.上述实施例中,电源初始提供的特定电压在供给内存器件和多个用电器时,由于电路路径会损耗电压,因此需要将该电源提供的电压调高。假设调高的电压作为新电压,在若干用电器和内存器件基于电源提供的新电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取其新的最低差分电压值,且分别在若干用电器的差分电压信号上抓取对应的新的最低差分电压值;判断内存器件的新的最低差分电压值是否小于第一最低界限值,并判断若干用电器的新的最低差分电压值是否小于第二最低界限值;如果内存器件的新的最低差分电压值大于等于第一最低界限值,落在了第一误差范围内,并且若干用电器的新的最低差分电压值大于等于第二最低界限值,落在了第二误差范围内,则新电压作为正常使用的电压,从而避免了电路路线压降带来的影响。
47.在一些实施例中,第一最低界限值小于第二最低界限值。
48.在一些实施例中,多个用电器至少包括cpld、pcie设备及南桥芯片。
49.上述实例中,内存器件的电压容差率较好,cpld、pcie设备及南桥芯片的电压容差率较差,因此内存器件可在更低的电压下运行,所以第一最低界限值小于第二最低界限值。
50.cpld(complex programming logic device)表示复杂可编程逻辑器件,通过采用cmos eprom、eeprom、快闪存储器和sram(静态随机存储器)等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路,其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,并通过下载电缆将代码传送到目标芯片中以实现设计的数字系统。
51.pcie即pci-express(peripheral component interconnect express),是一种高速串行计算机扩展总线标准,属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽。其定义了多个宽度的插槽和连接器:x1、x4、x8、x12、x16和x32,通常,低速外设(例如wi-fi卡)使用单通道(x1)链路,而图形适配器更多的使用更快更宽的16通道链路。
52.以下为本发明的电源电压调整方法的一示例性实施例:
53.1)脚本会读取power budget(主板上各个用电器件使用电流情况的表格)的相关参数,分析出主板各部分对于3v3 vr(voltage regulation,电源模块)的电流需求。
54.2)根据对电流需求情况的分析,通过low power vr test tool(pch的拉载治具)对pch(南桥芯片)进行相应的拉载,通过电子负载(拉载工具)对cpld、pcie等进行相应的拉载,在测试中脚本将对各个负载点进行两类拉载,第一类是在负载端拉恒定电流,第二类是在负载端拉动态电流。
55.3)测试恒定电流:为应对长路径线路带来的压降,需要在所有使用3v3供电的位置引出差分线,并脚本通过示波器抓取波形,在所有负载都在运行时,上位机通过脚本抓取各个负载点的最低电压,当出现内存器件处低于了3v(第一最低界限值)或者其他负载点低于3.2v(第二最低界限值)时,脚本进入调试软件将offset(补偿)进行适当调高,当抓取的各点电压都满足标准时,停止调整。
56.4)脚本进行动态电流的测试:由于各个用电器件对于动态电流的要求不尽相同,对于动态电流的斜率要求,频率要求也不太一样,为了测试3v3在其他用电器件运行动态负载时内存器件电压的稳定性,脚本将根据各个用电器件的吃载情况,自动调整各个用电器的负载,最后通过示波器抓取内存器件处3v3的电压情况,脚本读取峰峰值,当峰峰值超过200mv时,脚本自动进入调试界面,脚本自动调整kp、kd、ki参数,首先,脚本上下调整kp,然后脚本从示波器读取电压值,当调整峰峰值接近于200mv时,再对kd、ki进行相应上下调整,示波器抓取电压值,当峰峰值小于200mv时,脚本停止调整。
57.本发明实施例的第二个方面,还提供了一种电源电压调整系统。图2示出的是本发明提供的电源电压调整系统的实施例的示意图。如图2所示,一种电源电压调整系统包括:第一判断模块10,配置用于读取内存器件所在的主板对应的电流使用情况表,并基于电流使用情况表判断设置于主板上的多个用电器是否需要内存器件所需的特定电压;抓取模块20,配置用于响应于若干用电器需要特定电压,在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值;第二判断模块30,配置用于判断第一最低差分电压值是否小于特定电压的第一误差范围的第一最低界限值,并判断第二最低差分电压值是否小于特定电压的第二误差范围的第二最低界限值;以及调整模块40,配置用于响应于第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
58.在一些实施例中,调整模块40包括电源电压调整模块,配置用于控制电源提供高于特定电压的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
59.在一些实施例中,系统还包括运行模块,配置用于使若干用电器和内存器件基于调整后的电压运行。
60.在一些实施例中,第一最低界限值小于第二最低界限值。
61.在一些实施例中,多个用电器至少包括cpld、pcie设备及南桥芯片。
62.本发明实施例的第三个方面,还提供了一种计算机可读存储介质,图3示出了根据本发明实施例提供的实现电源电压调整方法的计算机可读存储介质的示意图。如图3所示,计算机可读存储介质3存储有计算机程序指令31。该计算机程序指令31被处理器执行时实现如下步骤:
63.读取内存器件所在的主板对应的电流使用情况表,并基于电流使用情况表判断设置于主板上的多个用电器是否需要内存器件所需的特定电压;
64.响应于若干用电器需要特定电压,在若干用电器和内存器件基于电源提供的特定电压运行的过程中,利用示波器分别获取内存器件和若干用电器的差分电压信号,并在内存器件的差分电压信号上抓取第一最低差分电压值,且分别在若干用电器的差分电压信号上抓取第二最低差分电压值;
65.判断第一最低差分电压值是否小于特定电压的第一误差范围的第一最低界限值,并判断第二最低差分电压值是否小于特定电压的第二误差范围的第二最低界限值;
66.响应于第一最低差分电压值小于第一最低界限值且第二最低差分电压值小于第二最低界限值,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
67.在一些实施例中,调整电源提供的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内包括:
68.控制电源提供高于特定电压的电压,以使第一最低差分电压值位于第一误差范围内,且使第二最低差分电压值位于第二误差范围内。
69.在一些实施例中,步骤还包括:使若干用电器和内存器件基于调整后的电压运行。
70.在一些实施例中,第一最低界限值小于第二最低界限值。
71.在一些实施例中,多个用电器至少包括cpld、pcie设备及南桥芯片。
72.应当理解,在相互不冲突的情况下,以上针对根据本发明的电源电压调整方法阐述的所有实施方式、特征和优势同样地适用于根据本发明的电源电压调整系统和存储介质。
73.本发明实施例的第四个方面,还提供了一种计算机设备,包括如图4所示的存储器402和处理器401,该存储器402中存储有计算机程序,该计算机程序被该处理器401执行时实现上述任意一项实施例的方法。
74.如图4所示,为本发明提供的执行电源电压调整方法的计算机设备的一个实施例的硬件结构示意图。以如图4所示的计算机设备为例,在该计算机设备中包括一个处理器401以及一个存储器402,并还可以包括:输入装置403和输出装置404。处理器401、存储器402、输入装置403和输出装置404可以通过总线或者其他方式连接,图4中以通过总线连接为例。输入装置403可接收输入的数字或字符信息,以及产生与电源电压调整系统的用户设置以及功能控制有关的键信号输入。输出装置404可包括显示屏等显示设备。
75.存储器402作为一种非易失性计算机可读存储介质,可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块,如本技术实施例中的电源电压调整方法对应的程序指令/模块。存储器402可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储电源电压调整方法的使用所创建的数据等。此外,存储器402可以包括高速随机存取存储器,还可以包括非易失性存储
器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实施例中,存储器402可选包括相对于处理器401远程设置的存储器,这些远程存储器可以通过网络连接至本地模块。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
76.处理器401通过运行存储在存储器402中的非易失性软件程序、指令以及模块,从而执行服务器的各种功能应用以及数据处理,即实现上述方法实施例的电源电压调整方法。
77.最后需要说明的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(rom)、可编程rom(prom)、电可编程rom(eprom)、电可擦写可编程rom(eeprom)或快闪存储器。易失性存储器可以包括随机存取存储器(ram),该ram可以充当外部高速缓存存储器。作为例子而非限制性的,ram可以以多种形式获得,比如同步ram(dram)、动态ram(dram)、同步dram(sdram)、双数据速率sdram(ddr sdram)、增强sdram(esdram)、同步链路dram(sldram)、以及直接rambus ram(drram)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
78.本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
79.结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(dsp)、专用集成电路(asic)、现场可编程门阵列(fpga)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,dsp和微处理器的组合、多个微处理器、一个或多个微处理器结合dsp和/或任何其它这种配置。
80.以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
81.应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
82.所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发
明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献