一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种像素驱动电路及其驱动方法与流程

2022-02-22 19:52:29 来源:中国专利 TAG:


1.本发明实施例涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法。


背景技术:

2.随着显示技术的发展,显示面板的应用越来越广泛,相应的对显示面板的要求也越来越高。
3.现有的显示面板在屏体尺寸较大时,会存在显示面板的画面质量较低的问题。


技术实现要素:

4.本发明提供一种像素驱动电路及其驱动方法,以实现提高显示面板的显示效果。
5.第一方面,本发明实施例提供了一种像素驱动电路,像素驱动电路包括:数据写入模块、阈值补偿模块、驱动模块、存储模块、耦合模块、控制模块和发光模块;
6.所述数据写入模块用于在第一阈值补偿阶段将数据电压信号写入所述耦合模块的第一端;
7.所述阈值补偿模块的控制端接入第一使能信号,所述阈值补偿模块用于在第一阈值补偿阶段及第二阈值补偿阶段抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
8.所述驱动模块用于产生驱动电流,所述发光模块用于响应所述驱动电流;
9.所述存储模块用于维持所述耦合模块的第一端的电位;
10.所述控制模块用于在发光阶段将第一参考信号写入所述耦合模块的第一端,所述耦合模块用于将其第一端的电位耦合至所述驱动模块的控制端。
11.可选地,所述存储模块包括第一电容;
12.所述第一电容的第一端为所述存储模块的第一端,所述第一电容的第二端为所述存储模块的第二端;
13.所述耦合模块包括第二电容,所述第二电容的第一端为所述耦合模块的第一端,所述第二电容的第二端为所述耦合模块的第二端。
14.可选地,所述第二电容的容值大于所述第一电容的容值。
15.可选地,所述数据写入模块的控制端接入第一扫描信号,所述数据写入模块的第一端接入所述数据电压信号,所述数据写入模块的第二端与所述存储模块的第一端电连接,所述存储模块的第二端与所述驱动模块的第一端电连接,所述数据写入模块的第二端还与所述耦合模块的第一端电连接,所述耦合模块的第二端与所述驱动模块的控制端电连接;
16.所述驱动模块的第一端接入第一电源信号,所述驱动模块的第二端与所述发光模块的第一端电连接,所述发光模块的第二端接入第二电源信号;
17.所述阈值补偿模块的第一端与所述驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述驱动模块的第二端电连接;
18.所述控制模块的控制端接入第二使能信号。
19.可选地,像素驱动电路还包括第一初始化模块;
20.所述第一初始化模块的控制端接入第二扫描信号,所述第一初始化模块的第一端接入第一参考信号,所述第一初始化模块的第二端与所述存储模块的第一端电连接,所述第一初始化模块的第二端还与所述耦合模块的第一端电连接,所述第一初始化模块用于初始化所述存储模块和所述耦合模块。
21.可选地,像素驱动电路还包括第二初始化模块和第三初始化模块;
22.所述第二初始化模块的控制端接入第二扫描信号,所述第二初始化模块的第一端接入第二参考信号,所述第二初始化模块的第二端与所述驱动模块的控制端电连接,所述第二初始化模块用于初始化所述驱动模块;
23.所述第三初始化模块的控制端接入所述第二扫描信号,所述第三初始化模块的第一端接入所述第二参考信号,所述第三初始化模块的第二端与所述发光模块的第一端电连接,所述第三初始化模块用于初始化所述发光模块。
24.可选地,像素驱动电路还包括发光控制模块;
25.所述驱动模块的第二端通过所述发光控制模块与所述发光模块的第一端电连接,所述发光控制模块的控制端接入所述第二使能信号,所述发光控制模块用于响应所述第二使能信号导通,以控制所述发光模块响应所述驱动电流。
26.可选地,所述控制模块包括第一晶体管;
27.所述第一晶体管的第一端为所述控制模块的第一端,所述第一晶体管的第二端为所述控制模块的第二端,所述第一晶体管的控制端为所述控制模块的控制端。
28.第二方面,本发明实施例还提供了一种像素驱动电路的驱动方法,所述驱动方法用于驱动第一方面任意所述的像素驱动电路,所述驱动方法包括:
29.在第一阈值补偿阶段,数据写入模块将数据电压信号写入存储模块和耦合模块,阈值补偿模块抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
30.在第二阈值补偿阶段,所述存储模块将所述数据电压信号补入所述耦合模块,阈值补偿模块抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
31.在发光阶段,控制模块将第一参考信号写入所述耦合模块的第一端,所述耦合模块将其第一端的第一参考信号耦合至所述驱动模块的控制端,所述驱动模块导通,所述驱动模块产生驱动电流,所述发光模块响应所述驱动电流。
32.可选地,像素驱动电路还包括第一初始化模块;所述第一初始化模块的控制端接入第二扫描信号,所述第一初始化模块的第一端接入第一参考信号,所述第一初始化模块的第二端与存储模块的第一端电连接,所述第一初始化模块的第二端还与所述耦合模块的第一端电连接,其特征在于,所述驱动方法还包括:
33.在初始化阶段,第一初始化模块初始化存储模块和所述耦合模块。
34.本发明中,像素驱动电路包括:数据写入模块、阈值补偿模块、驱动模块、存储模块、耦合模块、控制模块和发光模块,在第一阈值补偿阶段,数据写入模块可以将数据电压信号写入耦合模块的第一端,并写入存储模块,使得驱动模块获取数据电压信号,从而驱动模块可以根据数据电压信号产生相应的驱动电流,发光模块可以响应驱动电流进行发光。并且,在第一阈值补偿阶段,第一使能信号控制阈值补偿模块导通,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端,达到阈值补偿的效果。在第二阈值补偿阶段,第一使
能信号继续控制阈值补偿模块导通,阈值补偿模块继续抓取驱动模块的阈值电压至驱动模块的控制端,从而继续进行阈值补偿,从而增加了阈值补偿的时间,保证了阈值补偿的效果。因此,通过第一使能信号单独控制阈值补偿模块,使得可以准确控制阈值补偿模块的导通时间,可以增加阈值补偿的时间,从而保证了阈值补偿的效果,进而在高频驱动时,可以保证显示面板亮度的均一性,达到提高显示面板的画面质量的效果。此外,在发光阶段,控制模块将第一参考信号写入耦合模块的第一端,耦合模块将其第一端的电位耦合至驱动模块的控制端,可以维持发光阶段驱动模块的控制端的电压,保证驱动模块的导通,使得发光模块可以更好的显示待显示亮度,有利于提高显示面板的显示效果。本发明解决了显示面板在屏体尺寸较大时,会存在显示面板的画面质量较低的问题,达到了提高显示面板的画面质量的效果,提高了显示面板的显示效果。
附图说明
35.图1是本发明实施例提供的一种像素驱动电路的结构示意图;
36.图2是本发明实施例提供的又一种像素驱动电路的结构示意图;
37.图3是本发明实施例提供的又一种像素驱动电路的结构示意图;
38.图4是本发明实施例提供的又一种像素驱动电路的结构示意图;
39.图5是本发明实施例提供的一种像素驱动电路的驱动方法的流程图;
40.图6是本发明实施例提供的一种像素驱动电路对应的时序图;
41.图7是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图;
42.图8是本发明实施例提供的又一种像素驱动电路对应的时序图。
具体实施方式
43.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
44.正如背景技术中提到的现有的显示面板存在画面质量较低的问题,申请人经过仔细研究发现,产生此技术问题的原因在于:显示面板尺寸较大时,当刷新频率为120hz时,由于屏体尺寸较大,导致显示面板内像素的阈值补偿时间不足,再加上显示面板的电源信号的压降严重,直接导致显示面板的画面质量下降,影响显示面板的显示效果。
45.针对上述问题,本发明实施例提供了一种像素驱动电路,图1是本发明实施例提供的一种像素驱动电路的结构示意图,参考图1,像素驱动电路包括:数据写入模块101、阈值补偿模块102、驱动模块103、存储模块104、耦合模块105、控制模块106和发光模块107;数据写入模块101用于在第一阈值补偿阶段将数据电压信号vdata写入耦合模块105的第一端;阈值补偿模块102的控制端接入第一使能信号em1,阈值补偿模块102用于在第一阈值补偿阶段及第二阈值补偿阶段抓取驱动模块103的阈值电压至驱动模块103的控制端;驱动模块103用于产生驱动电流,发光模块107用于响应驱动电流;存储模块104用于维持耦合模块105的第一端的电位;控制模块106用于在发光阶段将第一参考信号vref1写入耦合模块105的第一端,耦合模块105用于将其第一端的电位耦合至驱动模块103的控制端。
46.具体地,在第一阈值补偿阶段,数据写入模块101可以将数据电压信号vdata写入
耦合模块105的第一端,并写入存储模块104,使得驱动模块103获取数据电压信号vdata,从而驱动模块103可以根据数据电压信号vdata产生相应的驱动电流,而且,在数据电压信号vdata写入时,存储模块104可以维持耦合模块105的第一端的电位,从而保证数据写入模块101可以获取数据电压信号vdata。发光模块107例如为有机发光二极管(organic light-emitting diode,oled),发光模块107可以响应驱动电流进行发光。并且,在第一阈值补偿阶段,第一使能信号em1控制阈值补偿模块102导通,阈值补偿模块102抓取驱动模块103的阈值电压至驱动模块103的控制端,达到阈值补偿的效果。在第二阈值补偿阶段,第一使能信号em1继续控制阈值补偿模块102导通,阈值补偿模块102继续抓取驱动模块103的阈值电压至驱动模块103的控制端,从而继续进行阈值补偿,从而增加了阈值补偿的时间,保证了阈值补偿的效果。因此,通过第一使能信号em1单独控制阈值补偿模块102,使得可以准确控制阈值补偿模块102的导通时间,可以增加阈值补偿的时间,从而保证了阈值补偿的效果,进而在高频驱动时,可以保证显示面板亮度的均一性,达到提高显示面板的画面质量的效果。
47.此外,在发光阶段,控制模块106将第一参考信号vref1写入耦合模块105的第一端,耦合模块105将其第一端的电位耦合至驱动模块103的控制端,可以维持发光阶段驱动模块103的控制端的电压,保证驱动模块103的导通,存储模块104还可以存储数据电压信号vdata,使得驱动模块103可以更好的根据数据电压信号vdata产生驱动电流,使得发光模块107可以更好的显示待显示亮度,有利于提高显示面板的显示效果。
48.驱动模块103的第一端可以连接第一电源信号vdd,阈值补偿模块102还可以抓取驱动模块103第一端的第一电源信号vdd至驱动模块103的控制端,使得第二阈值补偿阶段结束后,驱动模块103的控制端的电位为vdd vth,在发光阶段,控制模块106将第一参考信号vref1写入耦合模块105的第一端,耦合模块105将第一参考信号vref1耦合至驱动模块103的控制端,使得驱动模块103控制端的电位为vdd vth vref1-vdata,而驱动模块103第一端的电位为vdd,所以驱动模块103的控制端与第一端的电位差为vth vref1-vdata,驱动电流与驱动模块控制端与第一端的电位差相关,所以驱动模块103产生的驱动电流与第一电源信号vdd无关,从而可以补偿第一电源信号vdd的压降,避免第一电源信号vdd的压降而影响显示画面的质量,保证了显示面板的显示均一性。
49.本实施例的技术方案,像素驱动电路包括:数据写入模块、阈值补偿模块、驱动模块、存储模块、耦合模块、控制模块和发光模块,在第一阈值补偿阶段,数据写入模块可以将数据电压信号写入耦合模块的第一端,并写入存储模块,使得驱动模块获取数据电压信号,从而驱动模块可以根据数据电压信号产生相应的驱动电流,发光模块可以响应驱动电流进行发光。并且,在第一阈值补偿阶段,第一使能信号控制阈值补偿模块导通,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端,达到阈值补偿的效果。在第二阈值补偿阶段,第一使能信号继续控制阈值补偿模块导通,阈值补偿模块继续抓取驱动模块的阈值电压至驱动模块的控制端,从而继续进行阈值补偿,从而增加了阈值补偿的时间,保证了阈值补偿的效果。因此,通过第一使能信号单独控制阈值补偿模块,使得可以准确控制阈值补偿模块的导通时间,可以增加阈值补偿的时间,从而保证了阈值补偿的效果,进而在高频驱动时,可以保证显示面板亮度的均一性,达到提高显示面板的画面质量的效果。此外,在发光阶段,控制模块将第一参考信号写入耦合模块的第一端,耦合模块将其第一端的电位耦合
至驱动模块的控制端,可以维持发光阶段驱动模块的控制端的电压,保证驱动模块的导通,使得发光模块可以更好的显示待显示亮度,有利于提高显示面板的显示效果。本实施例的技术方案解决了显示面板在屏体尺寸较大时,会存在显示面板的画面质量较低的问题,达到了提高显示面板的画面质量的效果,提高了显示面板的显示效果。
50.图2是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图2,存储模块104包括第一电容c1;第一电容c1的第一端为存储模块104的第一端,第一电容c1的第二端为存储模块104的第二端;耦合模块105包括第二电容c2,第二电容c2的第一端为耦合模块105的第一端,第二电容c2的第二端为耦合模块105的第二端。
51.具体地,第一电容c1可以维持第二电容c2的第一端的电位,并且第一电容c1可以存储数据电压信号vdata,保证驱动模块103可以获取数据电压信号vdata。在发光阶段,控制模块106将第一参考信号vref1写入第二电容c2的第一端,第二电容c2将第一参考信号vref1耦合至驱动模块103的控制端,保证驱动模块103的导通,使得驱动模块103更好的产生驱动电流,使得发光模块107可以更好的显示待显示亮度。
52.可选地,第二电容c2的容值大于第一电容c1的容值。
53.具体地,第二电容c2的容值太小时,低频信号通过第二电容c2时就会有严重的衰减,甚至不能通过,所以第二电容c2的容值较大,可以保证将第一参考信号vref1耦合至驱动模块103的控制端,确保耦合的准确性,保证驱动模块103的导通。但是,需要说明的是,第二电容c2的容值也不能过大,如果第二电容c2的容值过大,会导致将第一参考信号vref1耦合至驱动模块103的控制端较慢,可能会出现延迟。第二电容c2容值的具体取值可以根据实际情况进行确定,此处并不进行限定。
54.可选地,继续参考图1,数据写入模块101的控制端接入第一扫描信号scan1,数据写入模块101的第一端接入数据电压信号vdata,数据写入模块101的第二端与存储模块104的第一端电连接,存储模块104的第二端与驱动模块103的第一端电连接,数据写入模块101的第二端还与耦合模块105的第一端电连接,耦合模块105的第二端与驱动模块103的控制端电连接;驱动模块103的第一端接入第一电源信号vdd,驱动模块103的第二端与发光模块107的第一端电连接,发光模块107的第二端接入第二电源信号vss;阈值补偿模块102的第一端与驱动模块103的控制端电连接,阈值补偿模块102的第二端与驱动模块103的第二端电连接;控制模块106的控制端接入第二使能信号em2。
55.具体地,在第一阈值补偿阶段,第一扫描信号scan1控制数据写入模块101导通,数据写入模块101可以将数据电压信号vdata写入耦合模块105的第一端,并写入存储模块104,使得驱动模块103获取数据电压信号vdata,从而驱动模块103可以根据数据电压信号vdata产生相应的驱动电流,发光模块107可以响应驱动电流进行发光。并且,在第一阈值补偿阶段,第一使能信号em1控制阈值补偿模块102导通,阈值补偿模块102抓取驱动模块103的阈值电压至驱动模块103的控制端,达到阈值补偿的效果。在第二阈值补偿阶段,第一使能信号em1继续控制阈值补偿模块102导通,阈值补偿模块102继续抓取驱动模块103的阈值电压至驱动模块103的控制端,从而继续进行阈值补偿,从而增加了阈值补偿的时间,保证了阈值补偿的效果,使得即使在高频率刷新时,也能进行充分的阈值补偿,从而提高显示面板的显示均一性。在发光阶段,第二使能信号em2控制控制模块106导通,使得控制模块106将第一参考信号vref1写入耦合模块105的第一端,耦合模块105将其第一端的电位耦合至
驱动模块103的控制端,可以维持发光阶段驱动模块103的控制端的电压,保证驱动模块103的导通。
56.图3是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图3,像素驱动电路还包括第一初始化模块108;第一初始化模块108的控制端接入第二扫描信号scan2,第一初始化模块108的第一端接入第一参考信号vref1,第一初始化模块108的第二端与存储模块104的第一端电连接,第一初始化模块108的第二端还与耦合模块105的第一端电连接,第一初始化模块108用于初始化存储模块104和耦合模块105。
57.具体地,在初始化阶段,第二扫描信号scan2控制第一初始化模块108导通,第一初始化模块108对存储模块104和耦合模块105进行初始化,可以清除上一帧写入的数据电压信号,从而清除上一帧显示画面的残留电荷,从而提升显示效果。并且,第一初始化模块108与控制模块106均接入第一参考信号vref1,可以减少信号线的数量,从而减少走线,达到简化版图的效果。
58.可选地,继续参考图3,像素驱动电路还包括第二初始化模块109和第三初始化模块110;第二初始化模块109的控制端接入第二扫描信号scan2,第二初始化模块109的第一端接入第二参考信号vref2,第二初始化模块109的第二端与驱动模块103的控制端电连接,第二初始化模块109用于初始化驱动模块103;第三初始化模块110的控制端接入第二扫描信号scan2,第三初始化模块110的第一端接入第二参考信号vref2,第三初始化模块110的第二端与发光模块107的第一端电连接,第三初始化模块110用于初始化发光模块107。
59.具体地,在初始化阶段,第二初始化模块109对驱动模块103进行初始化,使得驱动模块103的控制端的电压为vref2,并且第三初始化模块110对发光模块107进行初始化,清除上一帧显示画面的残留电荷,有助于发光模块107显示待显示亮度。
60.示例性的,在初始化阶段,第一初始化模块108对耦合模块105进行初始化,耦合模块105的第一端的电压为vref1,第二初始化模块109对驱动模块103进行初始化,使得驱动模块103的控制端的电压为vref2;在第一阈值补偿阶段,数据写入模块101可以将数据电压信号vdata写入耦合模块105的第一端,耦合模块105的第一端的电压为vdata,阈值补偿模块102进行阈值补偿后,耦合模块105的第一端的电压为vdd vth verror,其中,vth verror为阈值补偿模块102在第一阈值补偿阶段抓取到驱动模块103的控制端的电压;在第二阈值补偿阶段,存储模块104可以将数据电压信号vdata补入耦合模块105的第一端,从而保证耦合模块105的第一端的电位为vdata,阈值补偿模块102继续进行补偿,因为补偿时间充足,阈值电压完全补偿,使得驱动模块103控制端的电压为vdd vth,其中,vth为驱动模块103的阈值电压;在发光阶段,控制模块106将第一参考信号vref1写入到耦合模块105,耦合模块105第一端的电压为vref1,耦合模块105将第一参考信号vref1耦合至驱动模块103的控制端,使得驱动模块103的控制端的电压为vdd vth vref1-vdata,第一电源信号vdd经过驱动模块103对发光模块107进行充电发光,则驱动模块103产生的驱动电流为i=k(vgs-vth)=k[(vdd vth vref1-vdata)-vdd-vth]2=k(vref1-vdata)2,其中k为与驱动模块103有关的常数,vgs为驱动模块103的控制端与第一端之间的电位差,从而使得驱动电流只与第一参考信号vref1和数据电压信号vdata有关,驱动电流与阈值电压vth无关,从而达到了阈值补偿的效果,且驱动电流与第一电源信号vdd无关,所以第一电源信号vdd的压降损耗不会影响驱动电流的大小,从而使得发光模块107可以更好的显示待显示亮度,有利于提高显示面
板的显示效果。
[0061]
可选地,继续参考图3,像素驱动电路还包括发光控制模块111;驱动模块103的第二端通过发光控制模块111与发光模块107的第一端电连接,发光控制模块111的控制端接入第二使能信号em2,发光控制模块111用于响应第二使能信号em2导通,以控制发光模块107响应驱动电流。
[0062]
具体地,在发光阶段,第二使能信号em2控制发光控制模块111导通,使得发光模块107可以获取驱动电流,从而使得发光模块107可以响应驱动电流而发光。并且,发光控制模块111的控制端与控制模块106的控制端均接入第二使能信号em2,有利于减少信号线的数量,减少走线,达到简化版图的效果。
[0063]
图4是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参考图4,控制模块106包括第一晶体管t1;第一晶体管t1的第一端为控制模块106的第一端,第一晶体管t1的第二端为控制模块106的第二端,第一晶体管t1的控制端为控制模块106的控制端。
[0064]
具体地,在发光阶段,第二使能信号em2控制第一晶体管t1导通,使得第一晶体管t1将第一参考信号vref1写入耦合模块105的第一端,从而使得耦合模块105可以将第一参考信号vref1耦合至驱动模块103的控制端。
[0065]
可选地,继续参考图4,数据写入模块101包括第二晶体管t2,第二晶体管t2的第一端为数据写入模块101的第一端,第二晶体管t2的第二端为数据写入模块101的第二端,第二晶体管t2的控制端为数据写入模块101的控制端。
[0066]
阈值补偿模块102包括第三晶体管t3,第三晶体管t3的第一端为阈值补偿模块102的第一端,第三晶体管t3的第二端为阈值补偿模块102的第二端,第三晶体管t3的控制端为阈值补偿模块102的控制端。
[0067]
驱动模块103包括第四晶体管t4,第四晶体管t4的第一端为驱动模块103的第一端,第四晶体管t4的第二端为驱动模块103的第二端,第四晶体管t4的控制端为驱动模块103的控制端。
[0068]
其中,第二晶体管t2和第三晶体管t3的沟道的宽和长都较小,小于第四晶体管t4的沟道宽和长,即第二晶体管t2和第三晶体管t3的尺寸较小,可以避免被耦合模块105耦合,还可以降低像素驱动电路中的漏电流,有利于提高显示面板的显示均一性。
[0069]
第一初始化模块108包括第五晶体管t5,第五晶体管t5的第一端为第一初始化模块108的第一端,第五晶体管t5的第二端为第一初始化模块108的第二端,第五晶体管t5的控制端为第一初始化模块108的控制端。第二初始化模块109包括第六晶体管t6,第六晶体管t6的第一端为第二初始化模块109的第一端,第六晶体管t6的第二端为第二初始化模块109的第二端,第六晶体管t6的控制端为第二初始化模块109的控制端。第三初始化模块110包括第七晶体管t7,第七晶体管t7的第一端为第三初始化模块110的第一端,第七晶体管t7的第二端为第三初始化模块110的第二端,第七晶体管t7的控制端为第三初始化模块110的控制端。
[0070]
发光控制模块111包括第八晶体管t8,第八晶体管t8的第一端为发光控制模块111的第一端,第八晶体管t8的第二端为发光控制模块111的第二端,第八晶体管t8的控制端为发光控制模块111的控制端。
[0071]
其中,第一晶体管t1至第八晶体管t8例如均为低温多晶硅晶体管,可以降低像素驱动电路的成本,也可以是其他晶体管,具体可以根据实际情况进行确定,此处并不进行限定。
[0072]
发光模块107包括有机发光二极管d1,有机发光二极管d1的阳极为发光模块107的第一端,有机发光二极管d1的阴极为发光模块107的第二端。
[0073]
图5是本发明实施例提供的一种像素驱动电路的驱动方法的流程图,参考图5,像素驱动电路的驱动方法用于驱动上述实施方案任意所述的像素驱动电路,像素驱动电路的驱动方法包括:
[0074]
s510、在第一阈值补偿阶段,数据写入模块将数据电压信号写入存储模块和耦合模块,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端。
[0075]
具体地,图6是本发明实施例提供的一种像素驱动电路对应的时序图,参考图6和图1,在t1阶段,第一扫描信号scan1控制数据写入模块101导通,数据写入模块101可以将数据电压信号vdata写入耦合模块105的第一端,并写入存储模块104,使得驱动模块103获取数据电压信号vdata。并且,第一使能信号em1控制阈值补偿模块102导通,阈值补偿模块102抓取驱动模块103的阈值电压至驱动模块103的控制端,达到阈值补偿的效果。
[0076]
s520、在第二阈值补偿阶段,存储模块将数据电压信号补入耦合模块,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端。
[0077]
具体地,在t2阶段,存储模块104将数据电压信号vdata补入耦合模块105,维持耦合模块105的第一端的电位,保证耦合模块105第一端的电位为vdata,避免第一阈值补偿阶段,驱动模块103的控制端的电位改变时,影响耦合模块105的第一端的电位,第一使能信号em1继续控制阈值补偿模块102导通,阈值补偿模块102继续抓取驱动模块103的阈值电压至驱动模块103的控制端,从而继续进行阈值补偿,从而增加了阈值补偿的时间,保证了阈值补偿的效果,使得即使在高频率刷新时,也能进行充分的阈值补偿,从而提高显示面板的显示均一性。
[0078]
s530、在发光阶段,控制模块将第一参考信号写入耦合模块的第一端,耦合模块将其第一端的第一参考信号耦合至驱动模块的控制端,驱动模块导通,驱动模块产生驱动电流,发光模块响应驱动电流。
[0079]
具体地,在t3阶段,第二使能信号em2控制控制模块106导通,使得控制模块106将第一参考信号vref1写入耦合模块105的第一端,耦合模块105将其第一端的电位耦合至驱动模块103的控制端,可以维持发光阶段驱动模块103的控制端的电压,保证驱动模块103的导通。
[0080]
可选地,参考图3,像素驱动电路还包括第一初始化模块108;第一初始化模块108的控制端接入第二扫描信号scan2,第一初始化模块108的第一端接入第一参考信号vref1,第一初始化模块108的第二端与存储模块104的第一端电连接,第一初始化模块108的第二端还与耦合模块105的第一端电连接,图7是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图,可选地,参考图7,像素驱动电路的驱动方法包括:
[0081]
s710、在初始化阶段,第一初始化模块初始化存储模块和耦合模块。
[0082]
具体地,图8是本发明实施例提供的又一种像素驱动电路对应的时序图,参考图8,在t0阶段,第二扫描信号scan2控制第一初始化模块108导通,第一初始化模块108对存储模
块104和耦合模块105进行初始化,可以清除上一帧写入的数据电压信号,从而清除上一帧显示画面的残留电荷,从而提升显示效果。
[0083]
s720、在第一阈值补偿阶段,数据写入模块将数据电压信号写入存储模块和耦合模块,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端。
[0084]
s730、在第二阈值补偿阶段,存储模块将数据电压信号补入耦合模块,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端。
[0085]
s740、在发光阶段,控制模块将第一参考信号写入耦合模块的第一端,耦合模块将其第一端的第一参考信号耦合至驱动模块的控制端,驱动模块导通,驱动模块产生驱动电流,发光模块响应驱动电流。
[0086]
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献