一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

双数据速率四元切换多位数模转换器以及连续时间调制器的制作方法

2022-02-21 03:27:50 来源:中国专利 TAG:

技术特征:
1.一种电路,包括:数模转换器(dac)电路,具有2
n
-1个单元电阻dac元件,其中每个单元电阻dac元件包括四个切换电路,所述四个切换电路由四个2
n
-1位控制信号的对应位控制,以及其中所述2
n
-1个单元电阻dac元件的输出被求和以生成模拟输出信号;以及四元信号发生器电路,被配置为响应于2
n
-1位温度计编码输入信号生成所述四个2
n
-1位控制信号,其中所述四元信号发生器电路包括:时钟相位电路,被配置为生成第一时钟信号和第二时钟信号,所述第一时钟信号和所述第二时钟信号彼此180
°
异相,并且所述时钟相位电路被配置为施加第一延迟来设置所述第一时钟信号和所述第二时钟信号的时钟边沿,以跟踪所述2
n
-1位温度计编码输入信号的逻辑切换;第一电路,被配置为将所述2
n
-1位温度计编码输入信号与所述第一时钟信号逻辑结合,以生成所述四个2
n
-1位控制信号中的第一个2
n
-1位控制信号;第二电路,被配置为将所述2
n
-1位温度计编码输入信号的延迟与所述第二时钟信号逻辑结合,以生成所述四个2
n
-1位控制信号中的第二个2
n
-1位控制信号,其中所述第二电路施加第二延迟以设置延迟的所述2
n
-1位温度计编码输入信号的所述逻辑切换,以跟踪所述第一时钟信号和所述第二时钟信号的所述时钟边沿;第三电路,被配置为将所述2
n
-1位温度计编码输入信号的逻辑反相与所述第一时钟信号逻辑结合,以生成所述四个2
n
-1位控制信号中的第三个2
n
-1位控制信号;以及第四电路,被配置为将所述2
n
-1位温度计编码输入信号的所述逻辑反相的延迟与所述第二时钟信号逻辑结合,以生成所述四个2
n
-1位控制信号中的第四个2
n
-1位控制信号,其中所述第四电路施加第三延迟以设置所述2
n
-1位温度计编码输入信号的延迟的所述逻辑反相的所述逻辑切换,以跟踪所述第一时钟信号和所述第二时钟信号的所述时钟边沿。2.根据权利要求1所述的电路,其中所述四元信号发生器电路的所述时钟相位电路还施加分频,以对具有与所述2
n
-1位温度计编码输入信号的逻辑切换对齐的时钟边沿的采样时钟进行分频,以生成所述第一时钟信号和所述第二时钟信号。3.根据权利要求2所述的电路,其中所述分频为除以二。4.根据权利要求1所述的电路,其中所述四元信号发生器电路的所述时钟相位电路从具有与所述2
n
-1位温度计编码输入信号的逻辑切换对齐的时钟边沿的采样时钟导出所述第一时钟信号和所述第二时钟信号。5.根据权利要求4所述的电路,其中所述第一延迟小于所述采样时钟的时钟周期的一半。6.根据权利要求5所述的电路,其中所述第二延迟以及所述第三延迟各自小于所述采样时钟的所述时钟周期的一半。7.根据权利要求6所述的电路,其中所述第二延迟和所述第三延迟中的一个延迟与所述第一延迟的总和小于所述采样时钟的所述时钟周期的一半。8.根据权利要求4所述的电路,其中所述第二延迟与所述第三延迟是相等的。9.根据权利要求4所述的电路,其中所述第二延迟以及所述第三延迟各自小于所述采样时钟的时钟周期的一半。10.根据权利要求1所述的电路,其中每个单元电阻dac元件的所述四个切换电路中的
每个切换电路包括:第一切换电路,被配置为响应于所述四个2
n
-1位控制信号中的所述第一个2
n
-1位控制信号的逻辑反相以及所述四个2
n
-1位控制信号中的所述第三个2
n
-1位控制信号,在第一参考电压与第二参考电压之间切换第一共用节点;第二切换电路,被配置为响应于所述四个2
n
-1位控制信号中的所述第二个2
n
-1位控制信号的逻辑反相以及所述四个2
n
-1位控制信号中的所述第四个2
n
-1位控制信号,在所述第一参考电压与所述第二参考电压之间切换第二共用节点;第三切换电路,被配置为响应于所述四个2
n
-1位控制信号中的所述第三个2
n
-1位控制信号的逻辑反相以及所述四个2
n
-1位控制信号中的所述第一个2
n
-1位控制信号,在所述第一参考电压与所述第二参考电压之间切换第三共用节点;以及第四切换电路,被配置为响应于所述四个2
n
-1位控制信号中的所述第四个2
n
-1位控制信号的逻辑反相以及所述四个2
n
-1位控制信号中的所述第二个2
n
-1位控制信号,在所述第一参考电压与所述第二参考电压之间切换第四共用节点。11.根据权利要求10所述的电路,还包括:第一电阻电路,被耦合在所述第一共用节点与第一求和输出节点之间,以提供所述模拟输出信号的第一分量;第二电阻电路,被耦合在所述第二共用节点与所述第一求和输出节点之间,以提供所述模拟输出信号的所述第一分量;第三电阻电路,被耦合在所述第三共用节点与第二求和输出节点之间,以提供所述模拟输出信号的第二分量;以及第四电阻电路,被耦合在所述第四共用节点与所述第二求和输出节点之间,以提供所述模拟输出信号的所述第二分量。12.根据权利要求11所述的电路,其中所述第一分量以及所述第二分量是所述模拟输出信号的差分电流。13.根据权利要求1所述的电路,其中所述2
n
-1位温度计编码输入信号是用数据加权平均(dwa)来生成的。14.根据权利要求13所述的电路,还包括:dwa电路,被配置为向接收到的2
n
-1位温度计编码信号施加数据加权平均,以便生成所述2
n
-1位温度计编码输入信号。15.根据权利要求14所述的电路,还包括:多位量化电路,被配置为生成所述2
n
-1位温度计编码信号。16.根据权利要求1所述的电路,还包括:环路滤波器电路,被配置为从模拟输入信号与所述模拟输出信号之间的差值生成差值信号,并且对所述差值信号进行滤波以生成变化信号。17.根据权利要求16所述的电路,还包括:多位量化电路,被配置为量化所述变化信号,并且生成2
n
-1位温度计编码信号,所述2
n
-1位温度计编码输入信号是从所述2
n
-1位温度计编码信号生成的。18.根据权利要求17所述的电路,还包括:数据加权平均(dwa)电路,被配置为向所述2
n
-1位温度计编码信号施加数据加权平均,以便生成所述2
n
-1位温度计编码输入信号。19.根据权利要求1所述的电路,其中所述第一延迟小于所述第一时钟信号以及所述第
二时钟信号的时钟周期的一半。20.根据权利要求19所述的电路,其中所述第二延迟以及所述第三延迟各自小于所述第一时钟信号以及所述第二时钟信号的所述时钟周期的一半。21.根据权利要求20所述的电路,其中所述第二延迟和所述第三延迟中的一个延迟与所述第一延迟的总和小于所述第一时钟信号以及所述第二时钟信号的所述时钟周期的一半。22.根据权利要求1所述的电路,其中所述第二延迟与所述第三延迟是相等的。23.根据权利要求1所述的电路,其中所述第二延迟以及所述第三延迟各自小于所述第一时钟信号以及所述第二时钟信号的时钟周期的一半。

技术总结
本公开的实施例涉及双数据速率四元切换多位数模转换器以及连续时间调制器。四元信号发生器电路响应2


技术研发人员:特里帕蒂
受保护的技术使用者:意法半导体国际有限公司
技术研发日:2021.07.20
技术公布日:2022/1/21
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献