一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板及其驱动方法、显示装置与流程

2022-11-30 21:40:33 来源:中国专利 TAG:


1.本公开涉及显示技术领域,尤其涉及一种显示面板及其驱动方法、显示装置。


背景技术:

2.目前,液晶显示器已经被广泛的应用在人们的生活中,且随着显示技术的发展,人们对液晶显示器所显示的画面的要求也越来越高。
3.液晶显示器包括显示面板,显示面板包括阵列排布的多个驱动电路,同一行的驱动电路连接到同一条扫描信号线,同一列的驱动电路连接到同一条数据信号线,每个驱动电路在扫描信号线提供的扫描信号和数据信号线提供的数据信号的驱动下进行显示。然而,相关技术还存在液晶显示器开机时显示面板出现闪烁漂移(flicker)的现象。


技术实现要素:

4.本公开的实施例的目的在于提供一种显示面板及其驱动方法、显示装置,用于解决相关技术中显示面板开机时出现闪烁漂移的技术问题。
5.为达到上述目的,本公开的实施例提供了如下技术方案:
6.一方面,提供一种显示面板。所述显示面板包括驱动电路、第一开关电路和第二开关电路。所述驱动电路包括写入子电路和存储电容,所述写入子电路与扫描信号线、数据信号线以及所述存储电容的第一极板耦接。所述第一开关电路,与所述扫描信号线、第一电压端以及第二电压端耦接;所述第一开关电路被配置为:在所述第一电压端的控制下,将来自所述第二电压端的电压传输至所述扫描信号线,以使所述写入子电路在来自所述扫描信号线的电压的控制下,将来自所述存储电容的第一极板的电压传输至所述数据信号线。所述第二开关电路,与所述数据信号线、第三电压端以及接地端耦接;所述第二开关电路被配置为:在所述第三电压端的控制下,将来自所述数据信号线的电压传输至所述接地端。
7.上述实施例中的显示面板,包括驱动电路、第一开关电路和第二开关电路,驱动电路包括写入子电路和存储电容,写入子电路与扫描信号线、数据信号线以及存储电容的第一极板耦接;第一开关电路与扫描信号线、第一电压端以及第二电压端耦接;第二开关电路,与数据信号线、第三电压端以及接地端耦接。通过上述设置,第一开关电路在第一电压端的控制下,将来自第二电压端的电压传输至扫描信号线;写入子电路在来自扫描信号线的电压的控制下,将来自存储电容的第一极板的电压传输至数据信号线;第二开关电路在第三电压端的控制下,将来自数据信号线的电压传输至接地端;从而使得存储电容的第一极板的电压传输至接地端,进而消除存储电容中存在的电荷,避免显示面板出现开机闪烁漂移的现象。
8.在一些实施例中,所述写入子电路包括写入晶体管;所述写入晶体管的栅极与所述扫描信号线耦接,所述写入晶体管的第一极与所述存储电容的第一极板耦接,所述写入晶体管的第二极与所述数据信号线耦接;所述存储电容的第二极板与公共电极端耦接。
9.在一些实施例中,所述第一开关电路包括第一晶体管;所述第一晶体管的栅极与
所述第一电压端耦接,所述第一晶体管的第一极与所述第二电压端耦接,所述第一晶体管的第二极和所述扫描信号线耦接。
10.在一些实施例中,所述第二开关电路包括第二晶体管;所述第二晶体管的栅极与所述第三电压端耦接,所述第二晶体管的第一极与所述数据信号线耦接,所述第二晶体管的第二极与所述接地端耦接。
11.在一些实施例中,所述第二电压端与所述第一电压端为同一个信号端。
12.在一些实施例中,所述第三电压端与所述第一电压端为同一个信号端。
13.在一些实施例中,所述显示面板包括显示区和周边区,所述显示区与所述周边区相邻接;所述驱动电路的数量为多个,且位于所述显示区,多个所述驱动电路且呈多行多列排布;其中,所述第一开关电路的数量为多个,且位于所述周边区;所述扫描信号线的数量为多条,一条所述扫描信号线与一个所述第一开关电路以及一行所述子像素耦接;和/或,所述第二开关电路的数量为多个,且位于所述周边区;所述数据信号线的数量为多条,一条所述数据信号线与一个所述第二开关电路以及一列所述子像素耦接。
14.在一些实施例中,还包括:时序控制器,被配置为输入第一信号;电平转换器,与所述时序控制器、所述第一电压端耦接;所述电平转换器被配置为将所述第一信号转换为有效电平的电压,并将其提供至所述第一电压端。
15.在一些实施例中,所述驱动电路还包括:液晶电容和电阻。所述液晶电容的第一极板与所述存储电容的第一极板耦接,所述液晶电容的第二极板与所述存储电容的第二极板耦接;所述电阻的第一端与所述液晶电容的第一极板耦接,所述电阻的第二端与所述液晶电容的第二极板耦接。
16.另一方面,提供一种显示装置,包括背光模组和如上述任一实施例中的显示面板。背光模组位于所述显示面板的一侧。
17.再一方面,提供一种显示面板的驱动方法,所述显示面板包括:驱动电路、第一开关电路和第二开关电路。所述驱动电路包括写入子电路和存储电容,所述写入子电路与扫描信号线、数据信号线以及所述存储电容的第一极板耦接;所述第一开关电路,与所述扫描信号线、第一电压端以及第二电压端耦接;所述第二开关电路,与所述数据信号线、第三电压端以及接地端耦接。所述驱动方法包括:所述第一开关电路,在所述第一电压端的控制下,将来自所述第二电压端的电压传输至所述扫描信号线,以使所述写入子电路在来自所述扫描信号线的电压的控制下,将来自所述存储电容的第一极板的电压传输至所述数据信号线;所述第二开关电路,在所述第三电压端的控制下,将来自所述数据信号线的电压传输至所述接地端。
18.在一些实施例中,所述显示面板还包括:时序控制器、电平转换器和栅极驱动电路;所述电平转换器,与所述时序控制器、所述第一电压端耦接;所述栅极驱动电路,与所述电平转换器、所述扫描信号线耦接;所述驱动方法包括:所述时序控制器,输入第一信号和复位信号,且所述复位信号在所述第一信号之后输入;所述电平转换器,对来自所述第一信号的电压进行电平转换,并将其提供至所述第一电压端,对来自所述复位信号的电压进行电平转换,并将其提供至所述栅极驱动电路;所述栅极驱动电路,在所述复位信号的控制下,对所述扫描信号线进行复位。
19.上述显示装置、显示面板的驱动方法具有与上述一些实施例中提供的显示面板相
semiconductor,简称mos)或其他特性相同的开关器件,本公开的实施例中均以薄膜晶体管为例进行说明。
34.在本公开的实施例提供的电路结构中,所采用的各晶体管的第一极为源极和漏极中一者,各晶体管的第二极为源极和漏极中另一者。由于晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的,也就是说,本公开的实施例中的晶体管的第一极和第二极在结构上可以是没有区别的。示例性地,在晶体管为p型晶体管的情况下,晶体管的第一极为源极,第二极为漏极;示例性地,在晶体管为n型晶体管的情况下,晶体管的第一极为漏极,第二极为源极。
35.本公开的实施例提供的电路结构中,测试节点等节点并非表示实际存在的部件,而是表示电路图中相关耦接的汇合点,也就是说,这些节点是由电路图中相关耦接的汇合点等效而成的节点。
36.本公开的实施例中提供的电路结构所包括的晶体管,可以均为n型晶体管,或者可以均为p型晶体管,或者一部分为n型晶体管,另一部分为p型晶体管。在本公开中,“有效电平”指的是,能够使得晶体管导通的电平。其中,p型晶体管可以在低电平信号的控制下导通,n型晶体管可以在高电平信号的控制下导通。
37.下面,以本公开的实施例中提供的电路结构所包括的晶体管均为p型晶体管为例,进行示意性说明。
38.在本公开中,p型晶体管可以在低电平信号的控制下导通,n型晶体管可以在高电平信号的控制下导通。
39.图1为根据一些实施例的显示装置100的结构图。如图1所示,本公开一些实施例的一种显示装置100,包括:显示面板10和背光模组(图中并未示出),其中显示面板10位于背光模组的一侧。上述显示装置100为lcd(liquid crystal display)显示装置。
40.示例性的,显示装置100还包括框架、显示驱动ic(integrated circuit,集成电路)以及其他电子配件等。
41.示例性的,上述显示装置100可以是显示不论运动(例如,视频)还是固定(例如,静止图像)的且不论文字还是的图像的任何显示装置100中。更明确地说,预期所述实施例的显示装置100可实施应用在多种电子中或与多种电子装置关联,所述多种电子装置例如(但不限于)移动电话、无线装置、个人数据助理(pda)、手持式或便携式计算机、gps接收器/导航器、相机、mp4视频播放器、摄像机、游戏控制台、手表、时钟、计算器、电视监视器、平板显示器、计算机监视器、汽车显示器(例如,里程表显示器等)、导航仪、座舱控制器和/或显示器、相机视图的显示器(例如,车辆中后视相机的显示器)、电子相片、电子广告牌或指示牌、投影仪、建筑结构、包装和美学结构(例如,对于一件珠宝的图像的显示器)等。
42.图2为根据一些实施例的显示面板10的结构图一。参照图2,本公开的一些实施例提供一种显示面板10,显示面板10可以包括显示区11和周边区12,显示区11可以与周边区12相邻接。
43.显示面板10包括驱动电路21,驱动电路21可以位于显示区11。示例性的,驱动电路21的数量可以为多个,且多个驱动电路21且呈多行多列排布。
44.显示面板10包括扫描信号线vg和数据信号线vs,其中,扫描信号线vg的数量可以为多条,且多条扫描信号线vg可以相互平行且间隔的设置;数据信号线vs的数量可以为多
条,且多条数据信号线vs可以相互平行且间隔的设置。扫描信号线vg和数据信号线vs交叉设置,且扫描信号线vg和数据信号线vs限定的区域为子像素区31。示例性的,多个子像素区31呈阵列排布,每一驱动电路21均对应一个子像素区31,子像素区31可以包括红色子像素区、绿色子像素区和蓝色子像素区。如图2所示,每一列驱动电路21对应的一列子像素区31的颜色相同。例如,每行驱动电路21对应的子像素区31可以按照:红色子像素区、绿色子像素区和蓝色子像素区的顺序依次排列。
45.图3为根据一些实施例的驱动电路21的结构图。参照图3并结合图2,驱动电路21包括写入子电路213、液晶电容clc、电阻r1和存储电容cs,写入子电路213与扫描信号线vg、数据信号线vs以及存储电容cs的第一极板耦接,写入子电路213还可以与液晶电容clc的第一极板耦接。其中,写入子电路213可以被配置为:在来自扫描信号线vg的电压的控制下,将来自数据信号线vs的电压传输至存储电容cs的第一极板;在来自扫描信号线vg的电压的控制下,将来自数据信号线vs的电压传输至液晶电容clc的第一极板。
46.示例性的,写入子电路213可以包括写入晶体管tc,写入晶体管tc的栅极与扫描信号线vg耦接,写入晶体管tc的第一极与存储电容cs的第一极板耦接,写入晶体管tc的第二极与数据信号线vs耦接。值得说明的是,如图2所示,驱动电路21还包括栅极驱动电路22,栅极驱动电路22与扫描信号线vg耦接,栅极驱动电路22用于为扫描信号线vg提供扫描信号,扫描信号线vg将该扫描信号传输至写入晶体管tc的栅极,控制写入晶体管tc的导通或者关闭。
47.如图3所示,液晶电容clc的第一极板可以与存储电容cs的第一极板耦接,液晶电容clc的第二极板与存储电容cs的第二极板耦接;存储电容cs的第一极板与写入晶体管tc的第一极耦接,存储电容cs的第二极板与公共电极端vcom耦接;电阻r1的第一端与液晶电容clc的第一极板耦接,电阻r1的第二端与液晶电容clc的第二极板耦接。在一些实施例中,存储电容cs包括第一极板、第二极板以及夹设在两者之间的绝缘层和钝化层。在一些实施例中,液晶电容clc可以包括第一极板、第二极板以及液晶,其中液晶夹设在第一极板和第二极板之间,第一极板可以与像素电极端耦接,第二极板可以与公共电极端vcom耦接。
48.通过上述设置,在扫描信号线vg的电压的控制下,写入晶体管tc的栅极的电压大于门限值时,写入晶体管tc第一极与第二极导通,数据信号线vs的电压传输至液晶电容clc的第一极板,以使来自数据信号线vs的电压对液晶电容clc进行充电,同时,来自数据信号线vs的电压还传输至存储电容cs的第一极板,以使来自数据信号线vs的电压对存储电容cs进行充电。通过向液晶电容clc内充电,可以子像素区31对应的液晶分子偏转,使子像素区31显示出相应的灰度。通过向存储电容cs内充电,可以保持子像素区31的充电电压,以使子像素区31的显示状态持续到下一次充电。通过设置液晶电容clc和存储电容cs,在显示每一帧画面时,每一子像素区31的充电电压可以稳定保持到下一帧画面。
49.参照图2和图3,显示面板10还可以包括测试晶体管t1,测试晶体管t1可以位于周边区12。测试晶体管t1的栅极可以与测试信号端ds耦接,测试晶体管t1的第一极可以与测试节点耦接,测试晶体管t1的第二极可以与数据信号线vs耦接,其中,测试节点可以与接地端gnd耦接。在一些实施例中,测试晶体管t1的数量为多个,一条数据信号线vs与一个测试晶体管t1以及一列驱动电路21耦接。如上述实施例中所述,每一列驱动电路21对应的一列子像素区31的颜色相同,相应的,测试节点可以包括红色测试信号端dr、绿色测试信号端dg
以及蓝色测试信号端db,其中,红色测试信号端dr与对应红色子像素区的一列驱动电路21耦接,绿色测试信号端dg与对应绿色子像素区的一列驱动电路21耦接;蓝色测试信号端db与对应蓝色子像素区的一列驱动电路21耦接。
50.通过上述设置,在显示面板10关机的过程中,由于测试信号端ds提供的电压信号为高电平,测试晶体管t1的第一极和第二极导通,由于栅极驱动电路22向驱动电路21输出扫描信号,驱动电路21中的写入晶体管tc导通,以使来自存储电容cs的第一极板的电压传输至测试节点,并进一步传输至接地端gnd,从而使得在关机前消除存储电容cs内的电荷,实现关机放电的效果。
51.值得说明的是,通过上述设置,显示面板10在每次关机后,存储电容cs内仍会残留有部分电荷。当显示面板10下次开机后,在对每个子像素区31的电容进行充电以进行画面显示的过程中,存储电容cs中残留的这部分电荷会导致各像素电极的电压正负极性出现偏差,此偏差会导致公共电极的电压偏离标准值,使显示面板10出现闪烁漂移(flicker)的现象,导致液晶显示器所显示的画面的质量降低,严重时还会使人产生不适感。
52.基于此,本公开的一些实施例提供一种显示面板10中,还包括第一开关电路23和第二开关电路24。
53.继续参照图2和图3,第一开关电路23与扫描信号线vg、第一电压端v1以及第二电压端v2耦接;第一开关电路23被配置为:在第一电压端v1的控制下,将来自第二电压端v2的电压传输至扫描信号线vg,以使写入子电路213在来自扫描信号线vg的电压的控制下,将来自存储电容cs的第一极板的电压传输至数据信号线vs。在一些实施例中,第一电压端v1和第二电压端v2提供的电平信号可以为高电平,第一开关电路23将高电平传输至扫描信号线vg以后,写入子电路213中的写入晶体管tc的第一极和第二极导通,以使来自存储电容cs的第一极板的电压输送至数据信号线vs。
54.值得说明的是,在一些实施例中,如图2所示,第一开关电路23的数量为多个,且位于周边区12。如上述实施例中,扫描信号线vg的数量为多条,数据信号线vs的数量为多条,一条扫描信号线vg可以与一个第一开关电路23以及一行驱动电路21耦接,以使不同的第一开关电路23将来自第二电压端v2的电压传输至其对应的扫描信号线vg。
55.在一些其他的实施例中,第一开关电路23的数量还可以为单个,多条扫描信号线vg与同一第一开关电路23连接,以使同一第一开关电路23将来自第二电压端v2的电压传输至多条扫描信号线vg。
56.继续参照图2和图3,第二开关电路24与数据信号线vs、第三电压端v3以及接地端gnd耦接;第二开关电路24被配置为:在第三电压端v3的控制下,将来自数据信号线vs的电压传输至接地端gnd。在一些实施例中,写入子电路213中将存储电容cs的第一极板的电压输送至数据信号线vs以后,第三电压端v3提供的电平信号可以为高电平,第三开关电路将来自数据信号线vs的电压传输至接地端gnd,以使来自存储电容cs的第一极板的电压传输至接地端gnd。
57.值得说明的是,在一些实施例中,如图3所示,第二开关电路24的数量为多个,且位于周边区12。如上述实施例中,扫描信号线vg的数量为多条,数据信号线vs的数量为多条,一条数据信号线vs可以与一个第二开关电路24以及一列驱动电路21耦接,以使不同的第二开关电路24将来自数据信号线vs传输至接地端gnd。
58.在一些其他的实施例中,第二开关电路24的数量还可以为单个,多条数据信号线vs与同一第二开关电路24连接,以使同一第二开关电路24将来自多条数据信号线vs的电压传输至接地端gnd。
59.综上所述,通过上述设置,第一开关电路23在第一电压端v1的控制下,将来自第二电压端v2的电压传输至扫描信号线vg;写入子电路213在来自扫描信号线vg的电压的控制下,将来自存储电容cs的第一极板的电压传输至数据信号线vs;第二开关电路24在第三电压端v3的控制下,将来自数据信号线vs的电压传输至接地端gnd;从而使得来自存储电容cs的第一极板的电压传输至接地端gnd,进而消除存储电容cs中存在的电荷,实现开机放电,避免显示面板10出现开机闪烁漂移的现象。
60.参照图2和图3,第一开关电路23可以包括第一晶体管t2;第一晶体管t2的栅极与第一电压端v1耦接,第一晶体管t2的第一极与第二电压端v2耦接,第一晶体管t2的第二极和扫描信号线vg耦接。在一些实施例中,第一电压端v1和第二电压端v2提供的电平信号可以为高电平,第一晶体管t2的栅极的电压大于门限值时,第一晶体管t2的第一极与第二极导通,第一晶体管t2的第一极的电压传输至第一晶体管t2的第二极,以使来自第二电压端v2的电压传输至扫描信号线vg。
61.在一些实施例中,第二电压端v2与第一电压端v1可以为同一个信号端dn,也即,第二电压端v2与第一电压端v1可以接受同一电压信号,有利于提高第一晶体管t2的性能。同时,还有利于简化显示面板10内的布线,简化工艺步骤。当然,在一些其他的实施例中,第二电压端v2还可以与电压信号端(图中并未示出)为同一信号端,电压信号端电平信号为高电平,第一晶体管t2的栅极的电压大于门限值时,以使第一晶体管t2的第一极与第二极导通。
62.参照图2和图3,第二开关电路24可以包括第二晶体管t3;第二晶体管t3的栅极与第三电压端v3耦接,第二晶体管t3的第一极与数据信号线vs耦接,第二晶体管t3的第二极与接地端gnd耦接。在一些实施例中,第三电压端v3提供的电平信号可以为高电平,第二晶体管t3的栅极的电压大于门限值时,第二晶体管t3的第一极与第二极导通,第二晶体管t3的第一极的电压传输至第一晶体管t2的第二极,以使来自数据信号线vs的电压传输至接地端gnd。
63.在一些实施例中,第三电压端v3与第一电压端v1为同一个信号端dn,也即,第三电压端v3与第一电压端v1接受同一电压信号,有利于提高第二晶体管t3的性能。同时,还有利于简化显示面板10内的布线,简化工艺步骤。
64.值得说明的是,在一些实施例中,第一晶体管t2与测试晶体管t1的类型相同,和/或,第二晶体管t3与测试晶体管t1的类型相同。例如,第一晶体管t2和测试晶体管t1可以均为p型晶体管,第二晶体管t3也可以为p型晶体管。通过上述设置,有利于简化显示面板10的制作工艺,提高显示面板10的制作效率。进一步地,在一些实施例中,第一晶体管t2与测试晶体管t1的尺寸相同,和/或,第二晶体管t3与测试晶体管t1的尺寸相同,有利于进一步简化显示面板10的制作工艺,进一步提高显示面板10的制作效率。
65.图4为根据一些实施例的显示面板10的结构图二;图5为根据一些实施例的时序控制器41输出信号的时序图。
66.参照图4和图5,并结合图2,显示面板10还可以包括:时序控制器41,被配置为输入第一信号x1;电平转换器42,与时序控制器41、第一电压端v1耦接;电平转换器42被配置为:
对来自第一信号x1的电压进行电平转换,并将其提供至所述第一电压端v1。
67.示例性的,时序控制器41包括第一引脚411,时序控制器41通过第一引脚411向电平转换器42发送第一信号x1;电平转换器42接收到时序控制器41传递过来的第一信号x1以后,将第一信号x1的电压进行电平转换,转换为有效电平x1’,并将转换后的有效电平x1’传输至第一电压端v1,以实现开机放电的效果。在一些实施例中,电平转换器42可以将第一信号x1的电压拉高至高电平,并将高电平传输至第一电压端v1,以使第一晶体管t2的第一极和第二极导通。
68.在一些实施例中,电平转换器42还被配置为:对来自第一信号x1的电压进行电平转换,并将其提供至所述第一电压端v1、第二电压端v2和第三电压端v3。也即,参照图2,第一电压端v1、第二电压端v2与第三电压端v3均为同一个信号端dn,均接收第一信号x1。有利于进一步简化显示面板10内的布线,简化工艺步骤。
69.值得说明的是,在一些其他的实施例中,在关机前,时序控制器41也可以输入第一信号x1,电平转换器42接收到时序控制器41传递过来的第一信号x1以后,将第一信号x1的电压进行电平转换,转换为有效电平x1’,并将转换后的有效电平x1’传输至第一电压端v1,以使第一晶体管t2的第一极和第二极导通,实现关机前存储电容cs的放电。
70.继续参照图4和图5,并结合图2,栅极驱动电路22可以与所述电平转换器42、所述扫描信号线vg耦接;时序控制器41还被配置为:输入复位信号rst。电平转换器42还被配置为:对来自复位信号rst的电压进行电平转换,并将其提供至栅极驱动电路22。栅极驱动电路22被配置为:在复位信号rst的控制下,对扫描信号线vg进行复位。
71.示例性的,时序控制器41还包括第二引脚412,时序控制器41通过第二引脚412向电平转换器42发送复位信号rst;电平转换器42接收到时序控制器41传递过来的复位信号rst以后,将复位信号rst的电压进行电平转换,转换为有效电平rst’,并将转换后的有效电平rst’传输至栅极驱动电路22。在一些实施例中,电平转换器42可以将复位信号rst的电压拉高至高电平,并将高电平传输至栅极驱动电路22,以使栅极驱动电路22对扫描信号线vg进行复位。
72.值得说明的是,复位信号rst在第一信号x1之后输入,从而实现在开机后,先对驱动电路21内的存储电容cs放电,然后对扫描信号线vg进行复位,使得显示面板10显示画面,有利于实现开机放电的效果,避免显示面板10出现闪烁漂移的现象。
73.继续参照图4和图5,时序控制器41还包括第三引脚413,第三引脚413的数量可以为多个。时序控制器41通过第三引脚413向电平转换器42发送栅线控制信号stv和时钟信号clk,其中,时钟信号clk例如可以包括clk1、clk2
……
clk10;电平转换器42接收到时序控制器41传递过来的栅线控制信号stv和时钟信号clk以后,将栅线控制信号stv和时钟信号clk的电压进行电平转换,转换为有效电平clk’,并将转换后的有效电平clk’传输至栅极驱动电路22。在一些实施例中,电平转换器42可以将栅线控制信号stv和时钟信号clk的电压拉高至高电平,并将高电平传输至栅极驱动电路22,以使栅极驱动电路22控制驱动电路21导通或者关断。
74.本公开一些实施例还提供了一种显示面板的驱动方法,该驱动方法应用于上述任一实施例中的显示面板。
75.请参照图2和图3,显示面板包括:驱动电路21、第一开关电路23和第二开关电路
24。驱动电路21包括写入子电路213和存储电容cs,写入子电路213与扫描信号线vg、数据信号线vs以及存储电容cs的第一极板耦接;第一开关电路23与扫描信号线vg、第一电压端v1以及第二电压端v2耦接;第二开关电路24与数据信号线vs、第三电压端v3以及接地端gnd耦接;
76.图6为根据一些实施例的显示面板的驱动方法的流程图,参照图6,显示面板的驱动方法包括步骤s101至s102:
77.s101、第一开关电路,在第一电压端的控制下,将来自第二电压端的电压传输至扫描信号线,以使写入子电路在来自扫描信号线的电压的控制下,将来自存储电容的第一极板的电压传输至数据信号线。
78.s102、第二开关电路,在第三电压端的控制下,将来自数据信号线的电压传输至接地端。
79.综上所述,本公开一些实施例提供的显示面板的驱动方法,第一开关电路23在第一电压端v1的控制下,将来自第二电压端v2的电压传输至扫描信号线vg;写入子电路213在来自扫描信号线vg的电压的控制下,将来自存储电容cs的第一极板的电压传输至数据信号线vs;第二开关电路24在第三电压端v3的控制下,将来自数据信号线vs的电压传输至接地端gnd;从而使得来自存储电容cs的第一极板的电压传输至接地端gnd,进而消除存储电容cs中存在的电荷,实现开机放电,避免显示面板10出现开机闪烁漂移的现象。
80.参照图2,并结合图4和图5,显示面板还可以包括:时序控制器41、电平转换器42和栅极驱动电路22。电平转换器42,与时序控制器41、第一电压端v1耦接;栅极驱动电路22,与电平转换器42、扫描信号线vg耦接。
81.图7为根据一些实施例的显示面板的驱动方法中输入第一信号的流程图;图8为根据一些实施例的显示面板的驱动方法中输入复位信号的流程图。
82.参照图7,显示面板的驱动方法还包括:s201、时序控制器,输入第一信号。s202、电平转换器,对来自第一信号的电压进行电平转换,并将其提供至第一电压端。
83.示例性的,参阅图4,时序控制器41包括第一引脚411,时序控制器41通过第一引脚411向电平转换器42发送第一信号x1;电平转换器42接收到时序控制器41传递过来的第一信号x1以后,将第一信号x1的电压进行电平转换,转换为有效电平x1’,并将转换后的有效电平x1’传输至第一电压端v1,以实现开机放电的效果。
84.在一些实施例中,电平转换器42还对来自第一信号x1的电压进行电平转换,并将其提供至所述第一电压端v1、第二电压端v2和第三电压端v3。也即,参照图2,第一电压端v1、第二电压端v2与第三电压端v3均为同一个信号端dn,均接收第一信号x1。通过上述设置,第一开关电路23和第二开关电路24同时导通,实现开机放电的效果。
85.参照图8,显示面板的驱动方法还包括:s301、时序控制器,输入复位信号,复位信号在第一信号之后输入。s302、电平转换器,对来自复位信号的电压进行电平转换,并将其提供至栅极驱动电路。s303、栅极驱动电路,在复位信号的控制下,对扫描信号线进行复位。
86.示例性的,参阅图4,时序控制器41还包括第二引脚412,时序控制器41通过第二引脚412向电平转换器42发送复位信号rst;电平转换器42接收到时序控制器41传递过来的复位信号rst以后,将复位信号rst的电压进行电平转换,转换为有效电平rst’,并将转换后的有效电平rst’传输至栅极驱动电路22。
87.值得说明的是,复位信号rst在第一信号x1之后输入,从而实现在开机后,先对驱动电路21内的存储电容cs放电,然后对扫描信号线vg进行复位,使得显示面板10显示画面,有利于实现开机放电的效果,避免显示面板10出现闪烁漂移的现象。
88.以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献